El cambio más significativo de la arquitectura P6 es el de introducir una etapa de decodificación que traduce las instrucciones CISC a microoperaciones de características RISC V F. En la arquitectura tipo Harvard el bus de datos e instrucciones están unidos V F. La arquitectura SIMD se utiliza en los procesadores vectoriales V F. Los microoprocesadores más antiguos están preparados para entender el código máquina de los micros más modernos de una misma familia de micros V F. Los superpipeline son pipeline que logran que el CPI sea >1 V F. Cuando aparezca una interrupción solamente se guarda el estado actual de los registros de estado. V F. El microprocesador i4004 Core2Duo es el futuro de los microprocesadores V F. La segmentación (pipeline) y superescalares son distintas modalidades de (ILP) paralelismo a nivel de introducción V F. Direccionamiento directo: en la misma instrucción se dan los operadores V F. La práctica de poner a trabajar a un micro por encima de su velocidad estándar se denomina overclocking V F. La ejecución de una instrucción suele requerir hasta 5 etapas V F. El multiplicador nos informa de cuantas veces es inferior la velocidad del micro con respecto a la velocidad del bus del sistema V F. La tecnología x86 (i386 en adelante) es a menudo sinónimo de aplicaciones de 32 bits para micros de Intel V F. Los computadores se agrupan en familias (PC, Apple,...) donde sólo comparten código máquina V F. La señal de reloj sólo es necesaria para coordinar las operaciones aritméticas V F. La UC puede ser de dos tipos: Cableada o Microprogramada V F. El termino MFLOPS hace referencia al número de instrucciones en coma flotante ejecutadas por segundo V F. Según la ley de Moore el número de transistores pro chip se duplica aproximadamente cada año V F. Las entradas de la UC son: reloj y el registro de instrucción V F. La primera fase en el esquema moderno de ejecución en un microprocesador corresponde a la precodificación o captación de la instrucción V F. La fase de captación de una instrucción es siempre igual (salvo instrucciones más largas) V F. Para clasificar las arquitecturas paralelas se usa la llamada Taxonomía de Flynn V F. Una de las posibles aplicaciones de los sistemas MISD sería el de control de navegación aérea (Backup de procesos) V F. La arquitectura SISD puede utilizar hasta 3 unidades de control diferentes V F. Para reducir la temperatura del procesador se usa isopropanol V F. Pentium III tiene grandes diferencias con Pentium II; añadiendo un conjunto de 150 instrucciones. V F. Según el repertorio de instrucciones tenemos dos tendencias: CISC y MMX V F. Se llama repertorio a todo el mapa de memoria que se puede direccionar V F. Es necesario utilizar MFLOPS normalizados puesto que no todas las operaciones tardan lo mismo V F. La medida de rendimiento MIPS depende en gran medida del juego de instrucciones usado por la máquina. V F. La potencia de un procesador es proporcional a su voltaje V F. Las instrucciones que emplea RISC son más rápidas y sencillas que las que emplea CISC V F. Una unidad de control, UC, microprograma es mucho más rápida que una UC cableada V F. La tecnología influye directamente en el número de instrucciones para mejorar las prestaciones de un computador V F. Overclocking significa cambiar la frecuencia interna del reloj para que el microprocesador trabaje más despacio V F. En un programa se puede cambiar el número de instrucciones que contiene dicho programa y su reloj pero no así el CPI V F. Existe un número óptimo de etapas, ya que demasiadas no suponen una mejora para la complejidad que suponen V F. El modelo ATHLON es una de los últimos procesadores creados por INTEL V F. El micro se puede poner a funcionar a velocidad superiores la proporcionada por el fabricante V F. El contador del programa almacena la instrucción captada V F.
|