ECO
![]() |
![]() |
![]() |
Título del Test:![]() ECO Descripción: Estructura de computadores |




Comentarios |
---|
NO HAY REGISTROS |
En el procesador monociclo. La duración del ciclo del reloj corresponde al recurso más lento. La duración del ciclo del reloj corresponde al estado más lento. La duración del ciclo del reloj corresponde a la instrucción más lenta. En el procesador monociclo, el valor binario de la señal Z determina: El salto a distintos estados. El incremento de PC o la dirección especificada. La carga del PC. Las caracteristicas principales de la unidad de control cableado son: Rapidez y bajo coste. Lentitud y bajo coste. Sencillez y elevado coste. La razón de que el banco de registros se pueda descomponer en 2 módulos independientes es: Porque la dirección de lectura y escritura es independiente. Porque realiza la lectura por flanco ascendente y la escritura por flanco descendente. Porque realiza la lectura por nivel y la escritura por flanco. La dirección de salto de la instrucción JMP 395C72A y situada en la dirección B75C39FB será... B395C72A. BE571CA8. 3B571C6E. ¿Cuántos puertos deberá de tener un banco de registros que soporte la instrucción XCHG Ra, Rb (intercambiar el contenido de los registros Ra con Rb) en un procesador monociclo?. Dos de lectura y dos de escritura. Dos de lectura y uno de escritura. Uno de lectura y uno de escritura. ¿Cuál será el tiempo de propagación de la entrada más rápida de un multiplexor de siete entradas, construido con multiplexores de dos entradas que tienen un tiempo de 15 ns cada uno?. 15 ns. 30 ns. 45 ns. ¿Cuantas puertas AND posee la unidad de control del procesador monociclo estudiado?. 7. 10. 11. ¿Por qué en los diagramas de tiempo del procesador monociclo no consideramos el tiempo de carga de los registros?. Porque el tiempo de SET-UP delos registros se ubica en la siguiente instrucción. Porque el tiempo de los registros sólo actúa en algunas instrucciones. Porque el tiempo de los registros es muy pequeño. ¿Qué instrucción del procesador compara dos registros de tal forma que si el primero es menor que el segundo pone a uno un tercer registro?. BEQ. SLT. SLTI. El procesador visto en clase posee una arquitectura: Memoria-memoria. Registro-registro. Carga-almacenamiento. Los extensores de signo se utilizan para: Desplazar (multiplicar) un valor. Aumentar el valor de un número. Aumentar el rango de una expresión numérica. En la unidad de proceso del procesador monociclo: El CPI será siempre a 1. El CPI dependerá de la instrucciones que se ejecuten en un determinado tiempo. No podemos calcular el CPI del programa si desconocemos el número de instrucciones a ejecutar. ¿Qué operación aritmética realiza la ALU en la instrucción SLT?. La resta. La suma. Ninguna de las dos. Si a un extensor le introduzco el valor 9A2. ¿Qué obtengo en la salida?. 009A2. FF9A2. 0F9A2. ¿Qué instrucción usa los registros H y L?. STAX dir. POP. MOV R1, R2. La operación de resta en la ALU se hace mediante... El complemento a 1. El complemento a 2. El restador. La M++ se ajusta a la configuración de Unidad de Proceso secuencializada... De un bus. De dos buses. De tres buses. ¿En el banco de registros se puede leer y escribir al mismo tiempo?. No. Si. Depende del banco de registros. ¿Qué registro se puede descargar directamente en el bus de datos?. SP. H. PCH. El concepto de "Penalización de fallos" se corresponde con... El tiempo requerido cuando se produce un fallo. Es la fración de accesos a memoria que han dado fallo. Ninguna de las anteriores. ¿Qué tipo de memoria requiere refresco?. Estáticas. Dinámicas. ROM. ¿Qué bits necesitamos decodificar en un procesador de 16 bits de direccionamiento para conectar una memoria de 12K?. A10, A11, A12. A14, A15. A12, A13, A14, A15. Cuando hablamos de una memoria tipo CAM nos referimos a una memoria... CACHE. DRAM. ROM. La eficiencia de una memoria se mide por: Tmp / Tc. Tc / Tmp. Tc / Tmedio. ¿Qué dirección sale por el bus de direcciones de procesador?. La dirección virtual. La dirección física. Las dos. ¿Cuál de estos parámetros NO pertenece a las propiedades del almacenamiento?. Permanencia de la información. Alterabilidad. Modelo físico. Los discos duros pertenecen a la categoría de... Acceso directo. Acceso asociativo. Acceso secuancial. ¿A que se llama el tiempo de ciclo de memoria?. Es el tiempo mínimo que debe transcurrir entre dos acessos consecutivos a la memoria. Es el tiempo máximo que debe transcurrir entre dos acessos consecutivos a la memoria. Es el porcentaje de tiempo que debe de transcurrir entre dos accesos consecutivos a la memoria. La memoria del porcesador M++ tiene un tamñano de... 64 Kbits. 64 KBytes. 32 KBytes. ¿Qué ventaja presenta la Unidad de Control con Lógica Cableada a la Microprogramada?. El coste. La velocidad. Ninguna de las anteriores. ¿Cuál de estas instrucciones no existe?. MOV B, B. MOV C, C. MOV AC, AC. La instrucción MOV B, C tiene... 1 byte. 2 bytes. 3 bytes. El registro 2OP del procesador M++ está ubicado en... La entrada B de la ALU. La entrada A de la ALU. La salida de la ALU. ¿Qué registros de la M++ poseen la operación "-1" sin pasar por la ALU?. PC. SP. HL. ¿Qué caracteriza la arquitectura Von Newman?. Programa y datos almacenados en una única memoria. Programa almacenado en una memoria y datos en otra. Acceso simultaneo de las memoria de datos e instrucciones. ¿Entre que elementos está ubicada la memoria cache?. Entre la memoria principal y el disco duro. Entre la memoria principal y la UCP. Entre la UCP y el disco duro. ¿En qué etapa tecnológica de la estructura de computadores aparece la memoria cache?. 2 etapa. 3 etapa. 4 etapa. ¿Cuál es el tamaño mínimo de la instrucción ADD r1, r2, sabiendo que el procesador tiene 20 instruciones y el banco de registros tiene 6 registros?. 9 bits. 10 bits. 11 bits. El número de instruciones en ensamblador y el número de códigos de operación... Es el mismo. No es el mismo. Depende del procesador. ¿Cuál es el tamaño de la memoria de la M++?. 32 Kb. 64 Kb. 128 Kb. ¿A qué tipo de direccionamiento corresponde esta instrucción MVI 00, B?. Por registro. Directo. Inmediato. ¿Cuantos bytes ocupa la instrución MOV r1, r2?. 1. 2. 3. La rotación es una opercaión... Diádica. Monádica. Ninguna de las dos. La suma hecha en base a sumadores es una operación... serie. paralelo. Ninguno de las dos. La operación AND es una operación... serie. paralela. Ninguna de las dos. El complemento a dos de 6 es... 9. A. B. ¿Qué tipo de puerta se sitúa en la salida de la ALU para activar el flag Z?. AND. OR. NOR. ¿Cuál es la diferencia de un operador de despalzamiento e uno de rotación?. Que el bit de más peso de la salida está unido al de menos peso de la entrada y viceversa. Que el bit de más peso de la salida está unido al de más peso de la entrada. Que el bit de menos peso de la salida está unido al de menos peso de la entrada. ¿Qué contiene el registro de estado?. El puntero de la pila. Los señalizadores. El contador de programa. ¿Qué se define por "Salida en Alta Impedancia"?. Está entre el nivel alto y el nivel bajo. Está por encima del nivel alto. No tiene nivel alto ni bajo. ¿Cuándo acaba una microinstrucción?. Cuando hay un almacenamiento. Cuando hay una operación de ALU. Cuando hay una operación con registros. ¿Cuantas líneas conectan la memoria del procesador M++ con el mismo?. 31. 32. 33. Indicar que registro es accesible solo a nivel de 16 bits. PC. SP. HL. A que equivale un TByte. 1.024 Kbytes. 1.024 Mbytes. 1.024 Gbytes. ¿Qué tipo de Unidad de Control se utiliza en el procesador monociclo?. Microprogramada de secuenciamiento implícito. Microprogramada de secuenciamiento explícito. Circuito combinacional de lógica cableada. ¿En cuál de estos casos es necesario utilizar los bits de más peso del contador de programa si tenemos que incrementar el rango de un operando?. Si el operando es una dirección absoluta. Si el operando es una dirección relativa. Si el operando es un dato inmediato. Si una unidad de proceso tiene un multiplexor de 7 entradas y la más rápida tarda 40 ns. ¿Cuánto tardará la más lenta?. 40 ns. 60 ns. 80 ns. Si las puertas que componen una unidad de control del monociclo tienen un tiempo de 5 ns cada una. ¿Cuál será el tiempo máximo de proceso de dicha unidad de control?. 5 ns. 10 ns. 20 ns. ¿Cuál de estas instrucciones del procesador monociclo, visto en clase, no funcionaría nunca si eliminamos la puerta AND conectada a la línea Z de la ALU?. LW 2, 50(2). ADDI 6, 4, 8634. SUB 5, 3, 3. ¿Cuántos sumadores debe de tener una Unidad de Proceso que tenga la instrucción ADD?. Un sumador. Dos sumadores. Depende del procesador. ¿Por qué razón se utilizan dos memorias independientes (datos e instrucciones) en el procesador monociclo?. Porque es necesario acceder simultáneamente a las dos memorias. Para aumentar la velocidad del procesador. Para reducir el número de multiplexores. Si una instrucción utiliza 26 bits para expresar una dirección absoluta y el PC tiene 32 bits. ¿En cuántos segmentos se divide la memoria con esa instrucción?. 16. 32. 64. ¿Por qué motivo el procesador monociclo no requiere registro de instruciones?. Porque el código de operación lo coge la unidad de control al principio de cada instrucción. Porque el valor del contador de programa no varía durante la ejecución de la instrucción. Porque la memoria de la instrucción y datos son independientes. ¿Cuántos puertos tiene el banco de registros para la instrucción ROR r1?. Uno de escritura. Uno de escritura y uno de lectura. Uno de escritura y dos de lectura. Si el tiempo de acceso al banco de registros de la instrucción AND, en el procesador monociclo aumentase a 70 ns, indicar como variaría la frecuencia de trabajo de dicho procesador. Aumentaría la frecuencia. No variaría la frecuencia. Disminuiría la frecuencia. ¿Para que esta la puerta AND en la salida Z de la ALU?. Para que no se active en la instrucción BEQ. Para sincronizar la señal de control y el reloj. Para que sólo se active en la instrucción BEQ. La reducción del número de registros generales en un procesador afectaría a: El formato de las instrucciones. La ALU. El PC. En el camino de datos del monociclo: El CPI sré siempre 1. El CPI dependerá de las instrucciones que se ejecuten en un determinado tiempo. No podemos calcular el CPI del progra,a si desconocemos el número de instruciones a ejecutar. ¿Se puede leer y escribir un dato en los registro en un mismo ciclo?. No. Si. Depende de que el regsitro no sea el mismo en lectura y en escritura. ¿Qué operación no existe en la ALU de la M+?. XOR. NOT. NOR. ¿Cuántos bytes ocupa la instrucción LDAX?. Uno. Dos. Tres. ¿Qué hace la instrucción CMA?. Comparar. Complemento a 1. Complemento a 2. ¿Qué valor decimal indica esta expresión en coma flotante "11000001101000000000000000000000"?. +16. +0,75. -20. En la arquitectura de tres buses, estos son... Unidireccionales. Bidireccionales. Ambos. ¿En qué estado el registro fuente y el registro destino están definidos dentro del código de operación?. 2-3-4. 3-4-8. 3-2-8. ¿Qué registro tiene exclusivamente 16 bits?. SP. PC. 2OP. ¿Qué indica la señal EOI de la Unidad de Control de la M+?. Mapa de memoria o entradas y salidas. Fin de interrupción. Interrupción pendiente. ¿Qué tipo de memoria son las CAM?. DRAM. SRAM. Magnéticas. Si un procesador de 20 líneas de dirección le pongo una memoria de 4 KBytes. ¿Qué lñineas se utilizarían para la decodificación?. A19-A18-A17-A16-A15-A14-A13-A12. A19-A18-A17-A16-A15-A14. A19-A18-A17-A16. ¿Cuántos transistroes son necesario para almacenar 1 bit en una memoria dinámica?. 1 transistor. 4 transistores. 8 transistores. ¿Qué función tiene la línea M/IO en un procesador?. Seleccionar la operación de leer o escribir. Seleccionar el mapa de memoria de instrucciones o datos. Seleccionar el mapa de memoria o entradas/salidas. ¿Qué función tiene el registro RI en un procesador?. Almacenar los flags. Almacenar las interrupciones. Almacenar el código de operación. Un desplazamiento que selecciona (A3 -> S0), (A0 -> S1), (A1 ->S2), (A2 -> S3), es de tipo: Desplazamiento a la izda. Rotación a la izda. Rtocaión a la dcha. ¿Qué función tiene la instrucción PUSH?. Almacenar un dato en la pila. Leer un dato de la pila. Inicializar la pila. ¿Puede existir una microinstrucción que active simultáneamente "ACbus" y "ALUbus"?. Si. No. Depende de la microinstrucción. ¿Puede existir una microinstrucción que active simultáneamente "Icar" y "Hcar"?. Si. No. Depende de la microinstrucción. ¿Cauántas microintrucciones necesita una Unidad de Proceso de 2 buses para realizar la operación R3 = R2 + R1?. Una. Dos. Tres. ¿Dónde puede descargar el registro Flags en la Unidad de Proceso de la M+?. Bus de datos. Unidad de Control. Las dos anteriores. ¿Con que registro direcionamos la pila para guardar las direcciones de regreso de las subrutinas?. SP. HL. PC. La resta en la ALU de la M++ se hace mediante... La suma en complemento a 1. La suma en complemento a 2. La resta. ¿Qué registros se cargan el H y L respectivamente en la instrucción LDAX?. D y E. B y C. PCH y PCL. ¿Cuántos estados distintos tiene la M+? (M++ 43). 6. 16. 25. La entrada del registro de instrucciones "RI" está conectada a... Bus de datos de la Unidad de Proceso. Salida del PC. A la salida de la ALU. ¿Sobre que registro en la M++ se puede hacer la microinstrucciñon -1?. PC y SP. PC y HL. SP y HL. El rendimiento de un procesador es igual a... (Nº de instrucciones * CPI * Tclk). 1 / (Nº de instrucciones * CPI * Tclk). 1 / (Nº de instrucciones * CPI * Fclk). ¿Qué hace la instrucción SFA?. Flags -> AC. AC -> Flags. Flags -> Flags. ¿En qué tipo de memoria se relaiza el refresco?. ROM. SRAM. DRAM. ¿Qué líneas del bus de direcciones de 16 bits necesito para ubicar en el mapa de memoria una memoria de 8 Kbytes?. A12-A13-A14-A15. A12-A13-A14. A13-A14-A15. ¿Por qué la memoria DRAM es más lenta que la memoria SRAM?. Porque hay que cargar y descargar un transistor MOS para meter un 1 y un 0 respectivamente. Por que el número de transistores es mayor. Por que se accede a un solo bit. ¿Cuál es el modo de acceso del disco duro?. Directo. Secuancial. Aleatorio. ¿Qué tipo de puerta se usa para generar el flag Z?. OR. NOR. NAND. ¿Qué registro está conectado al bus de direcciones de la memoria en la M++?. D. E. H. ¿Cuales son las entradas de la Unidad de Control de la M+?. El código de operación y los flags. El código de operación solamente. Los flags solamente. ¿Cuál de estas señales de la Unidad de Control de la M++ corresponde a una entrada de la Unidad de Control?. INTA_IN. EOI. INTR. ¿Por qué está formado un registro?. Buffer triestado. Flip-flop D. Flip-flop JK. El paso transparente de la ALU de la M+ conecta la salida de la entrada... B. A. B y A. Se puede hacer la operación en una sola microinstrucción del contenido de SP al registro B "(SP) -> (B)"... Si. No. Depende de la instrucción. Las memorias SRAM tienen un modo de acceso... Solo aleatorio. Solo asociativo. Aleatorio y asociativo. ¿A que se llama "Tiemplo de ciclo de memoria (Tc)"?. Es el tiempo que debe de transcurrir entre dos accesos consecutivos a memoria. Es el número de accesos a posiciones de memoria que puede efectuarse en un segundo. Es el tiempo que se tarda en leer o escribir una palabra en memoria. |