Cuestiones
ayuda
option
Mi Daypo

TEST BORRADO, QUIZÁS LE INTERESEAC-Tema4-jerarquia de memoria

COMENTARIOS ESTADÍSTICAS RÉCORDS
REALIZAR TEST
Título del test:
AC-Tema4-jerarquia de memoria

Descripción:
Tema 4: jerarquia de memoria

Autor:
pelayo69
(Otros tests del mismo autor)

Fecha de Creación:
12/01/2019

Categoría:
Universidad

Número preguntas: 36
Comparte el test:
Facebook
Twitter
Whatsapp
Comparte el test:
Facebook
Twitter
Whatsapp
Últimos Comentarios
No hay ningún comentario sobre este test.
Temario:
Con el uso de una arquitectura segmentada: Aumenta el throughput. Mantiene inalterado el throughput. Disminuye el throughput. Disminuye la latencia.
La política de ubicación con menor coste hardware es: Correspondencia asociativa por conjuntos. Correspondencia directa. Correspondencia totalmente asociativa.
La tasa de aciertos se calcula: Dividiendo el número de fallos por el número de aciertos. Dividiendo el número de aciertos por la suma de aciertos y fallos. Dividiendo la suma de aciertos y fallos por el número de aciertos. Dividiendo el número de aciertos por el número de fallos.
La tasa de fallos se calcula: Dividiendo el número de aciertos por el número de fallos. Dividiendo el número de fallos por el número de aciertos. Dividiendo el número de fallos por la suma de aciertos y fallos. Dividiendo la suma de aciertos y fallos por el número de fallos.
Para seleccionar entre las distintas vías de una memoria caché asociativa por conjuntos: Se usan los bits de desplazamiento. Se usan de forma combinada los bits de etiqueta y desplazamiento. Se usan los bits de índice. Se usan los bits de etiqueta.
El principio de localidad: Es una propiedad del hardware explotada por los programas. Afecta exclusivamente a los datos, pero no a las instrucciones. Es una propiedad de los programas explotada por el hardware. Es una propiedad que solamente se puede explotar mediante memoria caché.
El principio de localidad temporal: Se da en los bucles de los programas. Se da en el recorrido de listas enlazadas. Se da en el recorrido secuencial de arrays. Se da en la ejecución secuencial de instrucciones.
El principio de localidad espacial: Se da en los accesos a las variables de control de los bucles. Se da en la reutilización de variables. Se da en el recorrido de arrays. Afecta al acceso a datos, pero no al acceso a instrucciones.
Al incrementar el tamaño de la caché: Se reduce el tiempo de acierto. Se incrementa el consumo de energía. No se incrementa el coste. Se incrementa la tasa de fallos.
Al incrementar el tamaño de bloque de la caché: Es una solución apropiada para los casos de baja latencia y bajo ancho de banda. Se incrementa la penalización por fallo. La caché tiene más bloques. Se reduce la localidad espacial.
Al reducir el tamaño de una memoria caché: Se reduce la tasa de fallos. Se reduce el tiempo de búsqueda. Se reduce el tiempo de transferencia. Se reduce el nivel de asociatividad.
En la política de escritura inmediata (write-through): No se presentan problemas de rendimiento en SMPs. Los aciertos de escritura no van al bus. Se producen problemas de propagación y serialización. Todas las escrituras van al bus.
Para determinar si una determinada dirección de memoria se encuentra en una línea de memoria caché: Se compara la dirección de memoria con la dirección de la línea de caché Se comparan sus bits de etiqueta con los de la línea de caché Se comparan sus bits de desplazamiento con los de la línea de caché Se comparan sus bits de índice con los de la línea de caché.
La política de ubicación más flexible es: Correspondencia asociativa por conjuntos. Correspondencia directa. Correspondencia totalmente asociativa.
La política de reemplazo LRU: No se puede aproximar mediante la política FIFO. Tiene complejidad decreciente al aumentar la asociatividad Tiene complejidad creciente al aumentar la asociatividad Es la más fácil de implementar.
Para seleccionar entre las distintas vías de una memoria caché asociativa por conjuntos: Se usan los bits de índice. Se usan de forma combinada los bits de etiqueta y desplazamiento Se usan los bits de desplazamiento. Se usan los bits de etiqueta.
Para seleccionar una palabra dentro de una línea de caché: Se utiliza el desplazamiento. Se utiliza el índice. Se busca secuencialmente dentro de la línea de caché. Se utiliza la etiqueta.
En una memoria caché totalmente asociativa, en las direcciones: Hay igual número de bits para la etiqueta que para el índice. No hay bits de etiqueta. No hay bits de índice. Hay más bits de etiqueta que de índice.
La optimización de intercambio de bucles: Mejora la localidad temporal. Es independiente de la forma de almacenar las matrices de varias dimensiones. Mejora la localidad espacial. Incrementa el número de accesos con saltos.
La optimización de reordenación de procedimientos: Evita conflictos entre procedimientos coincidentes en el espacio. Se realiza en tiempo de compilación. Se realiza en tiempo de ejecución. Reduce los fallos de escritura en caché.
La optimización de fusión de arrays: Sustituye múltiples arrays por un array mayor que contiene al concatenación de los anteriores Transforma varios arrays del mismo tamaño en un array de estructuras Incrementa los conflictos. Mejora sobre todo la localidad temporal.
La optimización de alineación de bloques básicos: Alinea el comienzo de un bloque básico a límite de página. Alinea el comienzo de un bloque básico a límite de línea. Alinea el comienzo de un bloque básico a límite de palabra Alinea el comienzo de un bloque básico a límite de segmento.
Con el acceso segmentado a la caché: Se divide el acceso a la caché en varias etapas. Se divide la caché en varios segmentos y se accede a uno de ellos. No se puede iniciar un acceso a la caché hasta que el anterior haya finalizado. Se reduce la latencia de la memoria caché.
En un sistema de memoria virtual, la política de identificación de páginas: Se gestiona mediante tablas de página en la sombra. Se gestiona mediante una tabla de páginas global.v Se gestiona mediante tablas de páginas por proceso. Se gestiona mediante etiquetas dinámicas.
En un sistema de memoria virtual, la política de reemplazo de páginas: Es normalmente por turnos. Es normalmente LRU. Es normalmente FIFO. Es normalmente aleatoria.
En un sistema de memoria virtual, la política de ubicación de páginas es Correspondencia asociativa por conjuntos. No existe política de ubicación. Correspondencia directa. Correspondencia totalmente asociativa.
Se denomina hipervisor: Al monitor de máquinas virtuales A la aplicación que se ejecuta dentro de una máquina virtual. Al sistema operativo que se ejecuta dentro de una máquina virtual. A cada una de las máquinas virtuales que se ejecutan.
La virtualización impura es: Una solución para arquitecturas que no son totalmente virtualizables. Una técnica para virtualizar un ISA ante un ISA diferente. Una solución para arquitecturas totalmente virtualizables. Una técnica basada en las extensiones Intel-VT.
La memoria virtual Reduce la parte de un programa que es necesario tener en memoria. Incrementa el coste de las aplicaciones multi-hilo. No permite fijar atributos a nivel de página. No permite proteger los datos del núcleo.
En el contexto de máquinas virtuales, ¿qué se conoce como memoria real? La memoria física. La cantidad de memoria disponible para cada máquina virtual. Un nivel intermedio entre memoria virtual y física. La memoria virtual.
Las máquinas virtuales: Se han popularizado aunque su sobrecarga no sea aceptable. No solucionan el problema de la compartición de un computador por varios usuarios. Comenzaron a usarse en entornos mainframe en los 90. Ofrecen aislamiento.
Cuál de los siguientes no es un factor limitante del paralelismo a nivel de instrucción Decremento de la ganancia cuando crece el grado de desenrollamiento Mayor tasa de fallos de caché en acceso a datos Incremento del tamaño del código Falta de disponibilidad de registros.
En una caché multi-nivel: a.La tasa de fallos global es menor que la tasa de fallos local del primer nivel . La tasa de fallos en todos los niveles es la misma. La tasa de fallos global es aproximadamente iguala la tasa de fallos del último nivel. Todos los niveles de la memoria caché tienen el mismo tamaño.
La técnica de predicción de vía: No necesita almacenar información adicional. Se usa en cachés de correspondencia directa y correspondencia asociativa por conjuntos. Utiliza como dato de entrada una parte de la dirección de memoria a acceder. Se usa solamente en cachés de correspondencia totalmente asociativa.
Al incrementar el nivel de asociatividad de la memoria cache Se incrementa la tasa de fallos Se incrementan los fallos por conflicto Se alejan los resultados de los de una cache totalmente asociativa Se incrementa el tiempo de búsqueda.
La optimización de dar prioridad a los fallos de lectura sobre escritura: No necesita un búfer de escritura Reduce el tiempo de acierto Reduce la penalización por fallo Reduce la tasa de fallo.
Denunciar test Consentimiento Condiciones de uso