La longitud de palabra es la cantidad de información que podemos leer en un ciclo de reloj. V F. Los MFLOPS representa la medida de rendimiento de Millones de operaciones con enteros por segundo. V F. El desarrollo de compiladores para los niveles superiores depende de la arquitectura concreta de los elementos hardware del computador. V F. La localidad es un factor determinante para la mejora de prestaciones de las arquitecturas de computadores. V F. La segmentación incrementa el rendimiento aumentando la productividad, en lugar de reducir el tiempo de ejecución de cada instrucción individual. V F. Las instrucciones abortadas en un procesador segmentado son debidos a los riesgos de control. V F. En Predicción Fija ‘Siempre NO Tomado’, se guarda el estado de procesamiento actual (PC) y se empieza la ejecución a partir de la dirección de salto. V F. El Nivel de Especulación indica hasta qué etapa se ejecutan las instrucciones que siguen en un camino especulativo después de un salto. V F. Los procesadores vectoriales explotan especialmente el paralelismo funcional. V F. La frecuencia de reloj no influye en el tiempo de CPU. V F. En los multicomputadores no es necesario el uso de monitores ni otros mecanismos de sincronización, ya que el paso de mensajes lo hace por sí mismo. V F. La técnica de reordenado de código requiere sofware adicional, igual que el adelantamiento. V F. En los procesadores superescales los datos se pasan por caminos de bypass. V F. El número de ciclos por instrucción influye directamente en el tiempo de CPU de un programa. V F. Un riesgo estructural se produce cuando una instrucción no ha terminado de calcular un dato que otra instrucción posterior necesita. V F. En un procesador segmentado DLX con caminos de bypass, las siguientes instrucciones producen detención por riesgo de datos LW R1,45 ( R2 ) ; ADD R5,R6,R7; SUB R8,R1,R7; OR R9,R6,R7. V F. La captación introduce las instrucciones en una estructura de datos llamada ventana de instrucciones. V F. En la predicción dinámica implícita se almacena la dirección de la instrucción que se ejecutó después de la instrucción de salto en cuestión. V F. El buffer de renombrado de tipo asociativo permite varias escrituras pendientes sobre el mismo registro. V F. El salto retardado es una técnica útil en los procesadores superescalares. V F.
|