Autoevaluación fac
|
|
Título del Test:
![]() Autoevaluación fac Descripción: Test de autoevaluación de fac |



| Comentarios |
|---|
NO HAY REGISTROS |
|
El firmware es software embebido permanentemente en el hardware, usualmente en la memoria ROM. V. F. Un lenguaje de alto nivel (como C++ o Java) pertenece al nivel de arquitectura del conjunto de instrucciones (ISA). V. F. El nivel de "Sistema Operativo" se define como una capa de software que rodea al hardware para facilitar su uso, gestionando periféricos y memoria. V. F. El concepto de "palabra" en arquitectura de computadores se refiere a una cadena finita de bits que son manejados como un conjunto unitario por la máquina. V. F. La codificación BCD (Decimal Codificado en Binario) resulta más eficiente en uso de memoria que la codificación binaria puta, ya que se aprovechan todas las combinaciones posibles con 4 bits. V. F. Una de las ventajas fundamentales de la representación en "Complemento a 2" frente a la de "Signo Magnitud" es que el Complemento a 2 posee una representación única para el cero. V. F. El estándar IEEE 754 define el formato universalmente aceptado para la representación de número en coma flotante en los computadores modernos. V. F. La representación de coma flotante permite representar todos los números reales dentro de su rango sin ningún error. V. F. En la representación de coma flotante, un bit de signo con valor 0 indica que el número es positivo. V. F. Para digitalizar correctamente un sonido, la frecuencia de muestreo debe ser, según el criterio estándar, al menos igual a la frecuencia máxima que el oído humano puede escuchar (20.000 Hz). V. F. ASCII extendido utiliza 8 bits para incluir caracteres latinos y símbolos adicionales. V. F. La longitud de palabra de una CPU determina el número de bits con los que la Unidad Aritmético Lógica (ALU) puede operar simultáneamente. V. F. El tiempo de acceso a los registros internos de la CPU es de varios nanosegundos, similar a la memoria RAM. V. F. En una arquitectura de bus único, la CPU no puede leer la memoria y acceder a E/S simultáneamente. V. F. El direccionamiento indexado o relativo suma el contenido de un registro índice a una dirección base para obtener la dirección efectiva. V. F. Una llamada a subrutina (CALL) guarda el valor actual del PC en la pila antes de saltar. V. F. Una micro-operación se define como una operación compleja que requiere varios ciclos de reloj o múltiples accesos a memoria para completarse. V. F. SIMD (Single Instruction, Multiple Data) es ideal para procesamiento multimedia y gráficos. V. F. Un procesador de tipo superescalar se caracteriza por su capacidad para iniciar y ejecutar más de una instrucción en cada ciclo de reloj. V. F. El procesador Pentium 4 se diseñó con una profundidad de cauce (pipeline) excepcionalmente corta, de menos de 5 etapas, para aumentar su frecuencia de reloj. V. F. El procesador Pentium Pro, a pesar de ser más avanzado, ofrecía un rendimiento inferior a sus predecesores al ejecutar software antiguo de 16 bits debido a su optimización específica de 32 bits. V. F. Si un computador dispone de un bus de direcciones de 32 bits y la memoria es direccionable a nivel de byte, su capacidad máxima teórica de direccionamiento es de 4 GB. V. F. En la jerarquía de memoria, a medida que aumentamos la velocidad de acceso de los componentes, generalmente el coste por bit de almacenamiento también aumenta. V. F. La memoria principal (RAM) se clasifica técnicamente como un medio de almacenamiento no volátil porque conserva los datos sin necesidad de alimentación eléctrica. V. F. La tecnología DDR SDRAM consigue duplicar la tasa de transferencia de datos activándose tanto en el flanco de subida como en el flanco de bajada de la señal de reloj. V. F. La señal RAS (Row Address Strobe) se activa antes que la señal CAS (Column Address Strobe) en una lectura DRAM. V. F. La memoria DRAM requiere un proceso de refresco periódico de sus celdas para evitar la pérdida de la información almacenada. V. F. En una caché totalmente asociativa, no se necesitan bits de etiqueta (tag) para identificar el bloque. V. F. El bit de validez en una línea de caché indica si el dato contenido es coherente con la memoria principal. V. F. Para simular una transición en un disco óptico grabable (CD-R), la grabadora aumenta la intensidad del láser para quemar la superficie y alterar su reflectividad. V. F. El tiempo de acceso a un dato en un disco duro es constante e independiente de la posición física en la que se encuentren los datos dentro del plato. V. F. El "Northbridge" (en chipsets clásicos se encargaba de controlar los periféricos lentos y el bus PCI). V. F. El puerto AGP fue diseñado específicamente para mejorar el rendimiento de las tarjetas gráficas y liberarlas del cuello de botella del bus PCI. V. F. En la jerarquía de buses, el bus de expansión es generalmente más rápido que el bus del sistema (Front Side Bus). V. F. En el arbitraje de gestión centralizada existe un módulo hardware específico que se encarga de recibir las peticiones y conceder el control del bus a los diferentes dispositivos. V. F. En la E/S mapeada en memoria, se necesitan instrucciones especiales como IN y OUT ara acceder a los periféricos. V. F. En la tecnología de escáneres, la captura por "plano focal" ofrece una calidad de imagen muy superior a la captura por desplazamiento o rodillo debido a su matriz de sensores estática. V. F. La E/S por interrupciones elimina por completo la necesidad de que la CPU participe en la transferencia de datos. V. F. Los monitores LCD tienen la ventaja de poder adaptar su resolución física para mostrar cualquier resolución de vídeo con la misma nitidez que su resolución nativa. V. F. |





