Un biestable D se obtiene a partir de un biestable J-K uniendo sus entradas. V F. Todas las puertas NAND pueden trabajar con lógica negativa. V F. En un contador de módulo 8, la frecuencia de la señal de salida QLSB del biestable de menor peso, es 1/4 de la frecuencia de la señal de reloj de dicho contador. V F. La frecuencia máxima de trabajo de un contador síncrono de módulo 16, es mayor, que la de un contador asíncrono con igual módulo y la misma tecnología. V F. En un registro de desplazamiento de n bits, entrada serie-salida serie, se necesitan (n-1) pulsos de la señal de reloj, para almacenar una palabra de n bits en el registro. V F. La expresión algebraica (A)' (A+B) = AB V F. Los niveles lógicos TTL "0" y "1" no siempre corresponden a los niveles de tensión de 0V y 5V , respectivamente. V F. Fan-out de una puerta lógica representa el número máximo de entradas de la misma tecnología que dicha puerta lógica puede excitar. V F. Los biestables RS asíncronos con puertas NAND, tienen la misma tabla de verdad, que los biestables RS asíncronos con puertas NOR V F. EI código BCD-exceso 3 es un código simétrico. V F. Las características de una familia lógica: tiempo de propagación y disipación de potencia, corresponden a las características dinámicas de operación. V F. La expresión algebraica (A)'+A B = A+B. V F. La suma aritmética y la lógica de dos variables binarias de un bit da siempre idéntico resultado. V F. En la Unidad Aritmético Lógica (ALU) cuando se realiza una operación aritmética el acarreo de salida vale siempre "0". V F. Un semisumador se construye con una puerta AND y una XOR, ambas de dos entradas. V F. Un multiplexor es un selector de datos equivalente a un conmutador de N entradas y una salida. V F. Un circuito síncrono tiene que ser activo necesariamente por flanco de subida o por flanco de bajada. V F. Un biestable D con la entrada conectada a Q funciona como un divisor por 2 V F. Se puede obtener un contador de módulo 2 con un biestable JK con ambas entradas J y K conectadas a "1 " V F. EI formato IEEE754 permite representar números normalizados y denormalizados. V F.
|