Cuestiones
ayuda
option
Mi Daypo

TEST BORRADO, QUIZÁS LE INTERESETest EDI UJA EX2018

COMENTARIOS ESTADÍSTICAS RÉCORDS
REALIZAR TEST
Título del test:
Test EDI UJA EX2018

Descripción:
Test EDI UJA EX2018

Autor:
Lo Blanco Del Jamón
(Otros tests del mismo autor)

Fecha de Creación:
19/05/2023

Categoría:
Informática

Número preguntas: 20
Comparte el test:
Facebook
Twitter
Whatsapp
Comparte el test:
Facebook
Twitter
Whatsapp
Últimos Comentarios
No hay ningún comentario sobre este test.
Temario:
En un registro de desplazamiento entrada serie/salida serie se requieren 8 pulsos de reloj para introducir un byte de datos. V F.
Se puede considerar una puerta XNOR de cualquier número de entradas como un generador de paridad par. V F.
Con un MUX de 3 entradas de control podemos implementar una puerta XNOR de 4 entradas. V F.
En un biestable con las entradas J y K conectadas a "1" y la entrada RESET activa, el valor de la salida dependerá del valor de la misma en el instante anterior. V F.
Un circuito contador síncrono no tiene entrada/s asíncrona/s. V F.
En una puerta AND de 2 entradas tenemos: una conectada a una señal de reloj y la otra a una entrada D. La salida de la puerta tiene el mismo comportamiento que un biestable D. V F.
La disipación de potencia media de una puerta lógica se calcula efectuando la media aritmética de la disipación a nivel alto y la disipación a nivel bajo V F.
Todos los circuitos digitales tienen un tiempo de propagación mayor que 0. V F.
EI diagrama de Karnaugh es un método de simplificación basado en adyacencias que permite simplificar siempre que se obtengan grupos de tamaño 2-n, siendo n el número de variables que se simplifican V F.
La representación binaria mediante complemento permite realizar la operación resta empleando la suma. V F.
En un biestable D con D=Q, la única forma de cambiar eI valor de Q es mediante eI empleo de las entradas asíncronas. V F.
La expresión algebraica (A)'(A+B) = AB. V F.
EI formato de representación complemento a 1 (C1) tiene dos representaciones para eI cero. V F.
EI Hexadecimal es un sistema de numeración posicional. V F.
La unidad mínima de información es el dígito binario también conocido como bit. V F.
EI rango de representación de un formato de complemento a I con 10 bits comprende los números enteros situados entre -512 y 512, ambos inclusive. V F.
EI biestable T se puede formar a partir de un biestable J - K con sus entradas J =K= T. V F.
Un multiplexor puede servir para la conversión paralelo-serie de datos. V F.
Un sistema combinacional es aquel en que las salidas dependen de los valores de las entradas y de las salidas en el instante anterior. V F.
EI semisumador binario es un circuito capaz de sumar aritméticamente dos dígitos binarios del mismo peso, V F.
Denunciar test Consentimiento Condiciones de uso