Test EDI UJA OR2015
![]() |
![]() |
![]() |
Título del Test:![]() Test EDI UJA OR2015 Descripción: Test EDI UJA OR2015 |




Comentarios |
---|
NO HAY REGISTROS |
EI empleo del complemento permite restar dos cantidades realizando la suma de las mismas. V. F. La suma lógica y aritmética dan siempre el mismo resultado. V. F. La resta lógica y la aritmética a veces coinciden. V. F. EI método de la distancia siempre permite detectar y corregir errores. V. F. EI formato de representación de coma fija se utiliza únicamente para representar números enteros. V. F. EI margen de transición en la entrada de una puerta lógica es el rango de tensiones comprendido entre Vilmax y Vihmin. V. F. Un "0" lógico corresponde siempre a 0V. V. F. EI fan-out de una puerta lógica indica eI número mínimo de puertas que se pueden conectar a la salida de ella. V. F. La disipación de potencia es una característica dinámica de una puerta lógica. V. F. EI tiempo de propagación es una característica estática de una puerta lógica. V. F. La velocidad de propagación y la disipación de potencia son factores indicadores de la calidad de una familia lógica. V. F. EI mintérmino se conoce también como producto canónico. V. F. La simplificación mediante el método de Karnaugh se basa en las adyacencias. V. F. La puerta lógica AND forma un conjunto funcionalmente completo. V. F. EI semisumador binario realiza la suma lógica de 2 bits y da como salida 2 bits: suma y acarreo. V. F. EI decodificador binario es un dispositivo combinacional con n entradas y 2^n salidas, de las que únicamente se activa una en cada instante. V. F. EI decodificador BCD a 7 segmentos es un dispositivo combinacional que tiene 4 entradas y 7 salidas. V. F. Un multiplexor con 2 entradas de control implementa cualquier función lógica de hasta 3 variables de entrada. V. F. Un demultiplexor es un convertidor paralelo-serie. V. F. En un biestable las entradas síncronas siempre tienen prioridad frente a las asíncronas. V. F. |