Electrónica Digital
![]() |
![]() |
![]() |
Título del Test:![]() Electrónica Digital Descripción: Tema 4: Sistemas Digitales Secuenciales |




Comentarios |
---|
NO HAY REGISTROS |
1. Un sistema combinacional es aquel en el que las salidas dependen únicamente del estado lógico de las entradas en un instante determinado. V. F. 2. Un ejemplo de circuito combinacional es un interruptor que al actuar sobre él enciende o apaga una bombilla dependiendo del estado previo de la bombilla. V. F. 3. En un circuito secuencial, las salidas dependen tanto del estado actual de las entradas como de los valores que dichas entradas han adoptado anteriormente. V. F. 4. Los circuitos secuenciales y combinacionales están constituidos internamente por puertas lógicas. V. F. 5. Los circuitos secuenciales no pueden recordar o memorizar los valores de las variables de entrada. V. F. 6. Un biestable es un elemento básico de memoria que puede almacenar un bit de información mientras se encuentre alimentado. V. F. 7. Un biestable solo cambiará la información almacenada cuando se apliquen señales adecuadas a sus entradas. V. F. 8. Las entradas síncronas de un biestable afectan la salida de inmediato al cambiar el valor de entrada. V. F. 9. Las entradas asíncronas de un biestable modifican la salida sin necesidad de una señal de reloj. V. F. 10. Los biestables pueden tener tanto entradas síncronas como asíncronas, siendo las síncronas prioritarias. V. F. 11. El terminal de reloj gobierna las entradas síncronas de un biestable y permite que varios biestables cambien de estado simultáneamente. V. F. 12. Un biestable puede ser activado por el nivel de la señal de reloj o por la llegada de un flanco. V. F. 13. El biestable R-S NOR tiene dos entradas llamadas RESET y SET, y dos salidas Q y (-𝑄). V. F. 14. En el biestable R-S NOR, la combinación S=0 y R=1 pone Q=1 y (-Q)=0. V. F. 15. En el biestable R-S NAND, la combinación S=1 y R=0 no afecta la salida. V. F. 16. Un biestable R-S síncrono se activa únicamente cuando la señal aplicada a C está en nivel alto. V. F. 17. Las entradas asíncronas de un biestable R-S síncrono con entradas asíncronas prevalecen sobre las entradas síncronas. V. F. 18. Si PR=1 y CL=0 en un biestable R-S síncrono con entradas asíncronas, se fuerza a Q=0 y (-Q)=1. V. F. 19. En el biestable R-S asíncrono, los cambios en las entradas R y S se reflejan inmediatamente en la salida. V. F. 20. En el biestable R-S asíncrono, los cambios en las entradas R y S se reflejan inmediatamente en la salida. V. F. 21. En el biestable R-S síncrono, los cambios en las entradas R y S se reflejan en la salida en cualquier momento. V. F. 22. En el biestable R-S síncrono con entradas asíncronas, las entradas síncronas prevalecen siempre. V. F. 23. En el biestable R-S síncrono con entradas asíncronas, las entradas síncronas prevalecen siempre. V. F. 24. El biestable J-K resuelve el problema de la combinación indeseada R=S=1 a su entrada mediante la adición de puertas AND y una realimentación desde las salidas. V. F. 25. El biestable J-K no tiene ningún problema de oscilaciones debido a su diseño. V. F. 26. El biestable J-K disparado por flanco puede ser activado por un flanco positivo o negativo de la señal de reloj. V. F. 27. El biestable J-K maestro-seguidor soluciona el problema de inestabilidades al aislar la salida y la entrada para evitar realimentación no deseada. V. F. 28. En el biestable J-K maestro-seguidor, cuando el reloj está a nivel bajo, las entradas del maestro están a 1. V. F. 29. Cuando el reloj pasa a nivel alto en el biestable J-K maestro-seguidor, las puertas anteriores al seguidor interrumpen la comunicación entre el seguidor y el maestro. V. F. 30. En el biestable J-K maestro-seguidor, las realimentaciones desde las salidas Q y (-Q) a las puertas de entrada permiten que ambas entradas del maestro puedan estar a 1. V. F. 31. Un biestable disparado por flanco actualiza sus salidas en función de las entradas y de la señal de reloj cuando ésta realiza una transición. V. F. 32. En un biestable disparado por flanco, las entradas no necesitan ser estables antes del flanco activo. V. F. 33. En los cronogramas del biestable J-K disparado por flanco negativo, PR=CL=1 es una combinación indeseada. V. F. 34. En los cronogramas del biestable J-K disparado por flanco negativo con entradas asíncronas, las entradas asíncronas no afectan el comportamiento del biestable. V. F. 35. El biestable D se obtiene a partir del biestable J-K añadiendo un inversor entre ambas entradas, de manera que la entrada K sea la complementaria de la J. V. F. 36. El biestable D dispone de una entrada de señal o dato y una de reloj o de control. V. F. 37. El biestable D no puede tener una salida complementaria. V. F. 38. Cuando en la entrada de control hay presencia de un flanco positivo, la salida del biestable D toma el valor que existe en la entrada D. V. F. 39. En ausencia de flancos positivos, la salida del biestable D cambia constantemente. V. F. 40. PR=CL=1 es una combinación indeseada en el biestable D. V. F. 41. El biestable D es conocido también como biestable “latch” o cerrojo. V. F. 42. El biestable D tiene utilidad en sistemas digitales síncronos que han de disponer de una señal retardada un ciclo de reloj. V. F. 43. En los cronogramas de funcionamiento del biestable D disparado por flanco positivo, la salida Q cambia únicamente en presencia de un flanco positivo en la entrada de control. V. F. 44. El biestable tipo T posee dos entradas y dos salidas complementarias. V. F. 45. El biestable T no se fabrica como tal, pero se construye fácilmente a partir de un biestable J-K uniendo sus dos entradas. V. F. 46. La forma de obtener un biestable T activado por flanco es diferente a la de otros biestables síncronos. V. F. 47. El 7476 es un doble biestable J-K. V. F. 48. El 7472 es un biestable J-K maestro-esclavo. V. F. 49. El 74109 es un cuádruple biestable D disparado por flanco. V. F. 50. El 74175 es un doble biestable J-K disparado por flanco de bajada. V. F. 51. El 7474 es un doble biestable D disparado por flanco de subida. V. F. |