option
Cuestiones
ayuda
daypo
buscar.php
TEST BORRADO, QUIZÁS LE INTERESE: mega test EDI parte 2
COMENTARIOS ESTADÍSTICAS RÉCORDS
REALIZAR TEST
Título del Test:
mega test EDI parte 2

Descripción:
mega test parte 2 electrónica digital

Autor:
AVATAR
jmg_uja
OTROS TESTS DEL AUTOR

Fecha de Creación: 20/05/2024

Categoría: Informática

Número Preguntas: 60
COMPARTE EL TEST
COMENTARNuevo Comentario
No hay ningún comentario sobre este test.
Temario:
El formato IEEE 754 permite representar valores numéricos y también caracteres alfanuméricos VERDADERO FALSO.
El BCD Aiken emplea para representar cada dígito 1 nibble VERDADERO FALSO.
Un bit tiene dos nibbles VERDADERO FALSO.
El formato ASCII de 7 bits es un formato de representación alfanumérica de la información VERDADERO FALSO.
El uP 8085 tiene el bus de datos y de direcciones multiplexado VERDADERO FALSO.
La disipación de potencia es una característica estática de una puerta lógica VERDADERO FALSO.
Los circuitos TTL pueden alimentarse y funcionar normalmente con una tensión de 15 VCC VERDADERO FALSO.
En mayor o menor medida, todos los circuitos tienen un tiempo de propagación mayor que 0 segundos VERDADERO FALSO.
La simplificación por el método de Karnaugh siempre genera la expresión más reducida de una función VERDADERO FALSO.
La suma lógica y aritmética dan siempre el mismo resultado VERDADERO FALSO.
Con un MUX de 3 entradas de control podemos implementar una puerta XOR de 4 entradas VERDADERO FALSO.
El diagrama de estados define el comportamiento de un sistema secuencial VERDADERO FALSO.
Utilizando únicamente puertas XOR se puede implementar cualquier función lógica VERDADERO FALSO.
El biestable T por su configuración es siempre síncrono VERDADERO FALSO.
El biestable T se construye a partir de un J-K con las entradas J y K unidas entre sí VERDADERO FALSO.
En un biestable D con D = Q, la única forma de cambiar el valor de Q es mediante el empleo de las entradas asíncronas VERDADERO FALSO.
En un biestable JK con ambas entradas conectadas entre sí, en la salida obtenemos un divisor por 2 de la frecuencia de entrada en la señal de reloj VERDADERO FALSO.
Los biestables son dispositivos combinacionales y se pueden implementar mediante dispositivos secuenciales VERDADERO FALSO.
Una puerta lógica en determinadas condiciones se convierte en un dispositivo secuencial y se comporta como tal VERDADERO FALSO.
La arquitectura Harvard emplea la misma memoria para programa y datos VERDADERO FALSO.
En un contador Johnson implementado con 5 biestables D. Se necesitan aplicar 10 pulsos de la señal de reloj, para llevara cabo un ciclo completo de la secuencia de contaje VERDADERO FALSO.
Un contador asíncrono de 4 bits está formado solamente por biestables que tienen un retardo o tiempo de propagación de 12 ns cada uno e iguales entre ellos. El tiempo que tarda el contador en iniciar un nuevo ciclo desde 1111 a 0000, es de 36ns VERDADERO FALSO.
La unidad aritmético lógica (ULA o ALU 74181) es capaz de realizar 16 operaciones lógicas distintas VERDADERO FALSO.
La tabla de excitación de un biestable indica la excitación necesaria en la entrada/s síncrona/s para lograr un estado lógico a la salida VERDADERO FALSO.
Un tipo de biestable se puede convertir en otro tipo, empleando lógica combinacional VERDADERO FALSO.
En una familia lógica la característica tiempo de propagación por potencia disipada, se expresa en unidades de energía VERDADERO FALSO.
En una operación de resta aritmética donde el minuendo es igual a 11010110 y el sustraendo es igual a 1001111, el resultado es 10000111 VERDADERO FALSO.
La siguiente igualdad es cierta A·(A+B) = B VERDADERO FALSO.
En un contador digital de módulo 8, el valor de la frecuencia de la señal de salida QMSB del biestable de mayor peso, es igual al producto de la frecuencia de la señal de reloj de dicho contador por 1/8 VERDADERO FALSO.
Una puerta XOR con una de sus entradas a “1”, se comporta como una puerta NOT VERDADERO FALSO.
Un demultiplexor de 8 salida de datos, puede ser implementado con 2 demultiplexores de 4 salidas de datos y 1 demultiplexor de 2 salidas de datos VERDADERO FALSO.
Un demultiplexor puede funcionar como un circuito conversor de datos serie a paralelo VERDADERO FALSO.
El formato Módulo y signo (MS) tiene un rango de representación mayor que el formato Exceso 2 N-1 VERDADERO FALSO.
En un contador Johnson la frecuencia de las señales de salida (Q) de los biestables, todas tienen el mismo valor VERDADERO FALSO.
Para ampliar un sumador en paralelo de 4 bits a un sumador en paralelo de 8 bits, hay que usar dos sumadores de 4 bits y conectar la salida de acarreo del menos significativo a la entrada de acarreo del más significativo VERDADERO FALSO.
En una memoria ROM de capacidad de palabra (direcciones de memoria) 64 y 8 bits de longitud de palabra, el número de celdas o bits de memoria es de 256 VERDADERO FALSO.
Un biestable T, con su entrada síncrona a nivel alto “1” y con una frecuencia de la señal de reloj de 20 kHz. La salida Q es una señal cuadrada de frecuencia 20KHz VERDADERO FALSO.
Un contador BCD es un ejemplo de un contador cuyo módulo es igual 2 n, siendo n el número de biestables del contador VERDADERO FALSO.
El propósito de la entrada de reloj en un biestable es obligar a la salida (Q) a asumir un estado dependiente de las entradas síncronas, siempre que las entradas asíncronas estén desactivadas VERDADERO FALSO.
Un registro de desplazamiento de 8 bits con entrada de datos serie y con una frecuencia de reloj de 100 kHz, se necesitan 80 μs para almacenar un byte VERDADERO FALSO.
Un contador Johnson de 3 bits realiza su ciclo en 8 estados VERDADERO FALSO.
Las puertas XOR y NOT forman un conjunto funcionalmente completo VERDADERO FALSO.
El mayor número que se puede representar en binario con 10 bits es 200(16 VERDADERO FALSO.
La tabla de excitación de un biestable se construye a partir de la tabla de transición del mismo VERDADERO FALSO.
Un biestable T se puede construir a partir de un biestable JK uniendo ambas entradas y esa nueva entrada es la T VERDADERO FALSO.
El fan-out se calcula tanto para nivel alto como para nivel bajo y elegimos el valor menor VERDADERO FALSO.
El tiempo de propagación es una característica dinámica de las familias lógicas VERDADERO FALSO.
El Kilobyte y el Kibibyte representan la misma cantidad de información VERDADERO FALSO.
Un multiplexor es un dispositivo combinacional conocido como módulo lógico universal VERDADERO FALSO.
El SBN es un código numérico de longitud fija VERDADERO FALSO.
Para que dos familias lógicas sean compatibles, tiene que cumplirse únicamente que el nivel de ruido a nivel alto sea mayor o igual que 0V VERDADERO FALSO.
Independientemente del valor de las entradas asíncronas, D = 1 pone un “1” en la salida en cuanto la señal de reloj se active VERDADERO FALSO.
En determinadas circunstancias utilizando la distancia de un código binario, se permite detectar y corregir errores VERDADERO FALSO.
En una memoria con 32 posiciones de memoria y 8 bits de tamaño de palabra, el número de celdas o bits de memoria es de 256 VERDADERO FALSO.
Una puerta NAND de 2 entradas con una entrada conectada a "1" se convierte en una puerta inversora VERDADERO FALSO.
Las puertas NAND son asociativas VERDADERO FALSO.
Una puerta OR de 3 entradas con una entrada conectada a "1" se comporta como una OR de 2 entradas VERDADERO FALSO.
Un semisumador es un dispositivo combinacional con 2 entradas y 2 salidas VERDADERO FALSO.
De forma general, un demultiplexor tiene una entrada de datos y 2·n salidas, siendo n el número de entradas de control VERDADERO FALSO.
Un biestable JK con una puerta inversora entre su entrada J (entrada NOT) y K (salida NOT) se comporta como un biestable T VERDADERO FALSO.
Denunciar Test