Cuestiones
ayuda
option
Mi Daypo

TEST BORRADO, QUIZÁS LE INTERESESISTEMAS DIGITALES TICS-ENLINEA PARCIAL 2

COMENTARIOS ESTADÍSTICAS RÉCORDS
REALIZAR TEST
Título del test:
SISTEMAS DIGITALES TICS-ENLINEA PARCIAL 2

Descripción:
TEST 3, 4 PARCIAL 2

Autor:
AVATAR

Fecha de Creación:
24/09/2022

Categoría:
Informática

Número preguntas: 40
Comparte el test:
Facebook
Twitter
Whatsapp
Comparte el test:
Facebook
Twitter
Whatsapp
Últimos Comentarios
No hay ningún comentario sobre este test.
Temario:
¿Cuántas condiciones de estabilidad se encuentran presentes en la siguiente tabla? 6 3 4 7.
¿Cuál es la función de una LUT (Look up table) en un FPGA? Se emplea un flip-flop que forma parte de la lógica asociada para implementar lógica registrada Es una colección de PLDs individuales dentro de un chip Es un tipo de memoria programable que se utiliza para generar funciones lógicas combinatoriales Reconocer las fallas relacionadas con los diferentes retardos de tiempo.
Reconocer las fallas relacionadas con los diferentes retardos de tiempo. Estado siguiente: d y salida 00 Estado siguiente: f y salida 10 No posee estado siguiente. Estado siguiente: e y salida 10.
En VHDL ¿Cómo se denomina a la sección que describe las entradas y salidas de un dispositivo? Seleccione una: PORT Entity Architecture Architecture.
La arquitectura Von Neumann utiliza: memorias separadas para instrucciones y datos, las cuales se conectan a la CPU mediante los buses de direcciones de instrucciones (BDIR – I) y de direcciones de datos (BDIR –I). dispositivos electrónicos usados para controlar y operar equipos, aparatos domésticos, equipos móviles, entre otros. entradas dependiendo de la aplicación, sensores, teclados, pulsadores, etc. una memoria única que se conecta a la CPU mediante los buses de direcciones (BDIR), datos (BDAT) y control (BCON).
¿Qué significan las siglas FPGA? Arreglo de puertas programables por campos Dispositivos lógicos programables complejos Lógica de arreglos programables Memoria programable de solo lectura.
¿Qué significa la distancia unitaria en una MSA? Que no se puede pasar de las entradas 00 a 10 directamente Describen todas las posibles combinaciones de entrada que permiten pasar del estado presente al estado siguiente. Que no se puede pasar de las entradas 00 a 11 directamente Que no se puede pasar de las entradas 00 a 01 directamente.
Seleccionar las declaraciones concurrentes que corresponden al comportamiento de la señal S en función de las variables A, B y C, como se detalla en el M.K. siguiente: WITH A&B&C SELECT S <= ‘ɸ’ WHEN “001” | “011” | “111” | “101”, ‘1’ WHEN “000” | “110”, ‘0’ WHEN OTHERS ; S<= '-' WHEN C='1' ELSE (A exor B); S<=(A exor B) and (C); S<=(A exor B) WHEN C='1' ELSE 'Z';.
Ubique en orden los pasos para diseñar circuitos secuenciales, según corresponda: a) Elaborar los mapas de Karnaugh de los estados siguientes para implementar decodificador de estados siguientes. b) Elaborar los mapas de Karnaugh para implementar el Decodificador de Salida. c) Estudiar las especificaciones que pide el circuito y entender cómo va funcionar. d) Diseñar un diagrama de estados. e) Desarrollar una tabla de estados presentes y siguientes. f) Graficar el diagrama de conexiones. g) Crear un diagrama de bloques. Seleccione una: c, a, f, e, b, d, g. d, a, b, f, c, e, g. d, c, e, a, g, f, b. c, g, d, e, a, b, f.
Señale el concepto que más se ajusta a la maquina secuencial modelo Mealy Las salidas dependen del estado presente y de la señal de reloj Las salidas dependen de las entradas Las salidas dependen del estado presente y de las entradas Las salidas dependen del estado presente.
Dos estados se llaman equivalentes cuando para las mismas condiciones de entrada: Seleccione una: Tienen las mismas salidas. Tienen las mismas entradas, y los mismos estados siguientes. Tienen las mismas salidas, y los mismos estados siguientes. Tienen las mimas entradas.
Detector de pulsos impares que tiene una entrada w y una salida z: La entrada w recibe los pulsos cuadrados. Cuando el número de pulsos cuadrados aplicado es par z= 0. Cuando el número de pulso aplicado es impar la salida z=1. La salida z no cambia su ultimo valor hasta que se recibe el siguiente pulso cuadrado. En base al diagrama de estados obtener la función lógica de los estados siguientes Y1, Y0: Seleccione una: Y1 = y0 + y1w; Y0 = ̅w + ̅y1 w Y1 = y0 ̅w + y1w; Y0 = y0 ̅w + ̅y1w Y1 = y0w + 1; Y0 = ̅w + ̅y1 Y1 = y0w + y1w, Y0 = Y0w + y1 ̅w.
En el diagrama de la figura ¿Qué estados son equivalentes entre si? Seleccione una: E3, E2 E0 y E1 No hay estados equivalentes E0, E1 y E3.
En un circuito secuencial asíncrono, los cambios en el estado: Seleccione una: Se obtienen a partir del diagrama de estados. No se disparan por pulsos de reloj, sino que dependen de si la entrada al circuito tiene el nivel lógico 0 o 1 en un momento especifico. Representan uno de los estados actuales de la secuencia del contador. Se aplican a las transiciones a cada flip-flop.
Los elementos de almacenamiento empleados en los circuitos secuenciales con reloj se llaman: Seleccione una: Estados presentes flip-flops. Señales de reloj Estados siguientes.
Las tablas de excitación: Seleccione una: Describen las formas de onda de las señales que corresponden a la secuencia de valores. Describen todas las posibles combinaciones de entrada que permiten pasar del estado presente al estado siguiente. Proporcionan la información necesaria para dibujar el diagrama lógico del circuito secuencial. Muestran una perspectiva gráfica de las transiciones de estado para interpretar el funcionamiento del circuito.
Para una combinación de las entradas, si un circuito alcanza un estado en particular y permanece en ese estado: Seleccione una: Se dice que tiene un comportamiento secuencial asíncrono. Se sugiere representar los estados presentes y siguientes. Se debe escribir un 1 en la entrada correspondiente de la tabla de estado. Se dice que el estado es estable.
Seleccione la alternativa correcta para completar el siguiente enunciado: Los circuitos secuenciales asincrónicos no usan ____________ para representar variables de estado. Los cambios de estados no sondisparados por pulsos de clock, sino que dependen de ____________ en cada instante de tiempo. Seleccione una: flip-flops, los impulsos de retardo. flip-flops, los valores de las señales de entrada. contadores, los impulsos de retardo. contadores, los valores de las señales de entrada.
¿Cuántos terminales (pines) de entrada y salida poseen en total el circuito que tiene la siguiente expresión en VHDL? Seleccione una: Dos terminales de entrada y un terminal de salida. Ocho terminales de entrada y tres terminales de salida. Cuatro terminales de entrada y tres terminales de salida. Cuatro terminales de entrada y cuatro terminales de salida.
¿Cuántos terminales de entrada y salida poseen en total el circuito que tiene la siguiente expresión en VHDL? Seleccione una: Ocho entradas y tres salidas. Cuatro entradas y tres salidas. Dos entradas y una salida. Dos entradas y una salida.
Cuando un microcontrolador utiliza un juego de instrucción RISC, significa: Seleccione una: Que el conjunto de instrucciones no es estable y hay riesgo de pérdida de información. Que utiliza un conjunto pequeño de instrucciones. Que el conjunto de instrucciones que se pueden utilizar es complejo y complicado. Que el juego de instrucciones es específico para ese microcontrolador.
¿Cuál de los siguientes dispositivos programables posee una estructura interna más compleja? Seleccione una: TTL CPLD CPLD FPGA .
Cuál de las siguientes declaraciones concurrentes corresponde a la asignación de señales: WITH s SELECT f <= w0 WHEN '0', w1 WHEN OTHERS ; Q<='0' WHEN (C=”0010”) ELSE '-'; Q<=(not(A) xnor B) WHEN S='1' ELSE (not(A) xor B); S<=(not(A) xnor B) nand (C or not(D));.
En los microcontroladores al estar todos los componentes del sistema dentro del circuito integrado: Seleccione una: el Registro de Instrucción (RI) almacena la instrucción que está siendo ejecutada por la CPU. desaparece la necesidad de minimizar el número de terminales de la CPU. disponen de un oscilador que generan pulsos que sincronizan todas las operaciones internas. existe la necesidad de maximizar el número de terminales de la CPU.
¿En qué tipo de lenguaje está escrito el programa que se almacena en la memoria de un microprocesador? Seleccione una: Lenguaje máquina Programa fuente Lenguaje de alto nivel Ladder.
Los dispositivos FPGA están basados en una arquitectura de tipo: Seleccione una: CLB SRAM LUT HDL.
Los microcontroladores PIC también se agrupan en cinco grandes familias: Seleccione una: PIC10, PIC12, PIC13, PIC17, PIC18. PIC11, PIC12, PIC16, PIC17, PIC18. PIC10, PIC12, PIC16, PIC17, PIC18. PIC11, PIC12, PIC14, PIC16, PIC32.
Los microcontroladores de un mismo tipo forman una familia, que se caracterizan por: Seleccione una: almacenar instrucciones de memorias independientes. tener la misma CPU y ejecutar el mismo repertorio de instrucciones. transferir señales digitales entre una computadora y el “mundo exterior”. tener su propio conjunto de instrucciones mnemónicas que representan códigos binarios.
¿Qué función lógica se obtiene en el esquema interno de la PAL de la figura: Seleccione una: F = A. B. ̅C + ̅B. C F = A. B. ̅C F = A. B. ̅C + ̅A . ̅B. C F = A. B. ̅C + A. ̅B. C.
¿Cuál es uno de los tres elementos principales de los FPGAs? Arreglo lógico genérico dispositivos lógicos programables simples Lógico de arreglos programables Bloques lógicos configurables.
¿Cuáles son los componentes de un microcontrolador? CPU, FPGAs, PAL CPU, Memorias RAM ROM; Círculos de entrada y salida PIC16F, Memorias ,Entradas Y salidas Transistores, resistencias y amplificadores.
¿Cuál es la característica de las memorias EEPROM? Es una RAM programable y borrable eléctricamente Es una ROM programable y borrable a través de rayos ultravioleta Es una ROM programable y borrable eléctricamente Es una RAM programable y borrable a través de rayos ultravioleta.
¿Qué lenguaje nos ayuda a programar los electrónicos FPGAs? VHDL C++ JAVA Phyton.
En el análisis de circuitos secuenciales. Dos estados se llaman equivalente cuando para las mismas condiciones de arrastre seleccione una respuesta: Tienen las mismas entradas Tienen las mismas entradas y los mismos estados siguientes Tienen las mismas salidas Tienen las mismas salidas y los mismos estados siguientes.
¿Qué significa el modo fundamental en una Maquina secuencial asincrónica? Cuando existe un cambio en las entradas mientras se transiciona de un estado a otro Cuando existe retroalimentación directa Solo una de las entradas puede cambiar a la vez Ninguna de las anteriores.
¿Cuál es la principal característica de los circuitos secuenciales? Las salidas dependen de las entradas y de la señal de reloj Las salidas dependen únicamente de las entradas Las salidas dependen de la entrada y de la historia o secuencia previa almacenada Ninguna de las anteriores.
¿A qué modelo de MSS pertenece el siguiente diagrama de bloques? Modelo Moore ya que la salida depende únicamente de la entrada Modelo Moore ya que la salida depende solo del estado presente Modelo Mealy ya que la salida depende solo del estado presente Modelo Mealy ya que la salida depende solo del estado presente.
¿Cuál es el estado siguiente y el valor de la salida cuando se tiene una entrada igual a UNO en el estado E? Estado siguiente = B ; salida = 1 Estado siguiente = E ; salida = 1 Estado siguiente = C ; salida = 0 d. Estado siguiente = A ; salida = 1.
¿De las siguientes tablas determine si el estado A y H son compactibles? Si son compactibles No son compactibles.
Señale dos aplicaciones de los FPGAs Virtual reality 4g Datacenter Systems Servers Block Chain.
Denunciar test Consentimiento Condiciones de uso