Tema 6
|
|
Título del Test:
![]() Tema 6 Descripción: Tema 6 Electrónica |



| Comentarios |
|---|
NO HAY REGISTROS |
|
¿Qué es un microprocesador?. Un sistema completo con periféricos. Un circuito integrado programable para realizar operaciones. Un sensor analógico. Un bus de datos. ¿Qué componente es específico para procesamiento de señales en tiempo real?. Microcontrolador. Microprocesador. DSP (Procesador Digital de Señales). FPGA. ¿Qué memoria almacena el código de programa en un microcontrolador?. RAM. ROM (memoria no volátil). Memoria cache. Registro ALU. La arquitectura Harvard se caracteriza por: Compartir memoria de instrucciones y datos. Tener memorias separadas para instrucciones y datos. Utilizar buses paralelos. Carecer de unidad de control. Un FPGA se programa usando: C++. Java. VHDL. Python. ¿Qué es un SoC?. Una red de sensores. Un tipo de memoria flash. Un sistema completo en un solo chip. Un bus de datos. La comunicación en banda base consiste en: Utilizar módems analógicos. Transmitir datos mediante impulsos digitales directos. Multiplexar señales. Utilizar modulación de amplitud. ¿Qué tipo de comunicación usa un bit de cabecera y un bit de parada?. Serie sincrónica. Serie asincrónica. Paralela. Banda ancha. En transmisión serie, la tasa de baudios representa: El número de bits por segundo. El número de símbolos por segundo. La cantidad de bytes por paquete. La cantidad de errores detectados. ¿Cuántas líneas necesita un bus de direcciones para direccionar 1024 posiciones?. 8. 10. 12. 16. ¿Qué ventaja tiene la comunicación serie frente a la paralela?. Mayor velocidad para muchos bits. Menor susceptibilidad a errores de desfase. Mayor consumo de energía. Requiere más líneas de transmisión. El bit de paridad sirve para: Aumentar la velocidad de transmisión. Detectar errores de transmisión. Sincronizar el reloj. Incrementar el ancho de banda. En una comunicación serie sincrónica: Cada paquete tiene bits de inicio y parada. Los datos fluyen continuamente con temporización común. Se utilizan múltiples líneas de datos. La velocidad es inferior a la asincrónica. ¿Cuál de los siguientes buses es interno y síncrono?. I2C. PCI. USB. Ethernet. El bus I2C utiliza: Cuatro líneas de transmisión. Tres líneas (datos, reloj y tierra). Dos líneas (datos y reloj). Solo una línea de datos. El arbitraje de bus en I2C: Prioriza los datos con mayor longitud. Evita que dos dispositivos transmitan simultáneamente. Multiplexa señales analógicas. Reduce la velocidad de transmisión. Una contienda de bus ocurre cuando: Un único dispositivo monopoliza el bus. Dos dispositivos generan niveles lógicos opuestos en la misma línea. Se transmite un paquete de datos. Un dispositivo entra en modo triestado. ¿Qué representa el fan-out en una puerta lógica?. Cantidad de entradas que puede excitar una salida. Velocidad de propagación. Margen de ruido disponible. Tipo de encapsulado. En una puerta CMOS, el aumento de carga capacitiva: Reduce el margen de ruido. Incrementa los tiempos de carga y descarga. Mejora la frecuencia de operación. Disminuye la corriente de alimentación. El voltaje VOH en un circuito lógico CMOS representa: Nivel de salida alto mínimo garantizado. Nivel de entrada bajo máximo garantizado. Margen de ruido total. Corriente de salida a nivel bajo. ¿Qué parámetro define el tiempo que tarda una puerta lógica en cambiar de estado?. Tiempo de asentamiento. Retardo de propagación. Margen de ruido. Tiempo de subida. ¿Qué dispositivo realiza conversión digital a analógica?. ADC. DAC. FPGA. CPU. ¿Qué arquitectura se basa en el uso de una red de resistencias R-2R?. Flash ADC. Conversor DAC. Microprocesador. Sistema en Chip. La frecuencia de muestreo indica: El número de bits transmitidos por segundo. El número de muestras por segundo. El número de baudios por símbolo. El número de ciclos por voltio. El error de cuantización ocurre durante: La transmisión de datos. La conversión analógico-digital. La ejecución de instrucciones. La multiplexación de señales. ¿Qué tipo de convertidor ADC es más rápido?. Aproximaciones sucesivas. Flash. Delta-sigma. Dual slope. ¿Qué característica describe mejor un conversor flash ADC?. Alta resolución y baja velocidad. Alta velocidad y baja resolución. Alta resistencia a errores. Alto consumo energético. En un convertidor de aproximaciones sucesivas, ¿qué elemento compara el valor actual?. Un sumador. Un comparador. Un multiplexor. Un inversor. La resolución de un ADC depende de: Su frecuencia de muestreo. El número de bits de salida. La velocidad del reloj. El tipo de arquitectura. ¿Qué parámetro indica la calidad de una conversión digital-analógica en cuanto a su precisión total?. Linealidad. Precisión. Margen de ruido. Tiempo de asentamiento. ¿Cuál de los siguientes describe mejor el bus de datos?. Selecciona el origen o destino. Transporta los datos en paralelo o en serie. Gestiona las señales de control. Conecta el sistema con dispositivos externos. El bus de control se caracteriza por: Transferir direcciones. Establecer la velocidad del reloj. Coordinar y gestionar las señales de control del sistema. Almacenar datos temporales. El bus de direcciones es: Bidireccional. Unidireccional. Circular. Híbrido. El ancho de banda de un bus se calcula como: Frecuencia del reloj dividida por tamaño del bus. Tamaño del bus multiplicado por frecuencia del reloj. Frecuencia del reloj menos retardos. Velocidad de transferencia dividida entre dos. ¿Qué representa un bus externo?. Una conexión entre dispositivos internos. Un medio de expansión para conectar sistemas separados. Un tipo de procesador. Un método de multiplexado. ¿Qué define la característica "monotonicidad" en un DAC?. Que la salida nunca disminuye al aumentar el valor de entrada. Que mantiene constante la salida durante cambios rápidos. Que corrige automáticamente errores de cuantización. Que reduce el consumo energético. ¿Qué arquitectura de convertidor ADC ofrece buena precisión y velocidad media?. Flash. Delta-sigma. Aproximaciones sucesivas. Escalera R-2R. El "sample & hold" en un ADC sirve para: Incrementar la resolución. Tomar y mantener una muestra estable de la señal analógica. Reducir el ruido en la conversión. Codificar directamente a digital. ¿Cuál es el objetivo principal de un sistema de transmisión asíncrona?. Maximizar la tasa de bits. Eliminar la necesidad de reloj compartido. Reducir los errores de transmisión. En un bus PCI tradicional, ¿cuántos bits tiene el ancho del bus de datos?. 16. 32. 64. 8. ¿Qué tipo de encapsulado es DIP?. Encapsulado de bajo perfil. Doble hilera de pines. Sistema de conexión inalámbrica. Paquete de alta densidad. ¿Cuál es el valor típico de VOH mínimo en lógica CMOS de 5V?. 0 V. 2 V. 3,5 V. 5 V. En un inversor CMOS, ¿qué sucede cuando la entrada está a nivel bajo?. MOSFET de canal p en corte. MOSFET de canal n en corte. Ambos MOSFETs en conducción. Ambos MOSFETs en corte. ¿Qué lógica utiliza menos consumo en reposo?. TTL. CMOS. ECL. RTL. El "fan-out" de una puerta lógica depende de: Corriente máxima de salida. Tensión de entrada. Tiempo de propagación. Tipo de encapsulado. ¿Qué define la "tasa de transferencia" en un ADC?. La cantidad de errores corregidos. El número de muestras por segundo. El tiempo de retención de la muestra. La resolución en bits. ¿Qué arquitectura de ADC se usa en el ADC0804?. Flash. Aproximaciones sucesivas. Sigma-delta. Integración dual. Un inversor TTL en colector abierto necesita: Una resistencia pull-down externa. Una resistencia pull-up externa. Un diodo de protección. Un filtro RC. ¿Qué ocurre en un inversor triestado cuando la señal de control está desactivada?. La salida se pone a nivel bajo. La salida se pone a nivel alto. La salida entra en alta impedancia. La salida oscila. El bus I2C se basa en una arquitectura: Multimaestro y multiesclavo. Sólo maestro. Sólo esclavo. Monocanal síncrono. |





