AC - 5,6,7
![]() |
![]() |
![]() |
Título del Test:![]() AC - 5,6,7 Descripción: V1.3: Practice test: 0% |




Comentarios |
---|
NO HAY REGISTROS |
Se puede decir que los sistemas E/S forman parte del nucleo del procesador?. Si. No. Como se pueden clasificar los dispositivos de E/S?. Dependiendo de si son manejados por humanos o computadores. En cuanto a su comportamiento (input, storage...). En cuanto a su tamaño. En cuanto al ancho de banda. Sería posible que un dispositivo interactuase con el SO sin pasar por un controlador. Si. No. Si, pero sería muy complejo. A traves de que función del controlador se puede controlar un dispositivo?. Registro de comandos. Registro de estado. Registro de datos. A traves de que función del controlador se puede enviar información a un dispositivo?. Registro de comandos. Registro de estado. Registro de datos. A traves de que función del controlador se puede obtener información sobre el propio dispositivo?. Registro de comandos. Registro de estado. Registro de datos. Las cara de un disco duro se divide en lineas o... pistas. sectores. vías. Una pista de un disco duro se divide en... caras. sectores. vías. El tiempo que tarda una operación E/S en un disco duro es la suma de: posicionamiento + rotación + transferencia + controlador. posicionamiento + rotación + transferencia. búsqueda + posicionamiento + rotación + transferencia + controlador. En terminos normales, en un disco duro, ¿la velocidad de transferencia incluye el tiempo que tarda el disco en girar por los sectores que está leyendo?. Si. No. Tipos de lineas de bus. Datos. Dirección. Control. Envío. Recepción. Clasificación de tipos de buses: Por paralelismo. Por sincronismo. Por los dispositivos conectados. Por tipo de información. Que es un bus de ciclo partido?. Se libera el bus cuando no se está utilizando para transmitir información. Los accesos se realizan por turnos, y se le asigna un determinado periodo a cada proceso. Cuales son ciertas? Cuando se utiliza un bus de ciclo partido... El tiempo por operación aumenta. Se consigue que el bus esté ocupado siempre. la lógica del circuito es más complicada. Cual suele ser más corto?. Un bus procesador-memoria. Un bus de E/S. Los dispositivos E/S de alta velocidad van conectados al... puente norte. puente sur. Un ratón, a cual de los puentes iría conectado?. Al Norte. Al Sur. En los buses paralelos... la información se envía por un solo hilo. se pueden utilizar frecuencias de reloj muy altas. Ninguna es correcta. Que bus utiliza un protocolo de handshaking?. Los síncronos. Los asíncronos. Que utilizan los buses síncronos para coordinar la señal?. Una señal de reloj. Un protocolo de handshaking. Ninguna es correcta. Que bus proporcionará mayor ancho de banda?. Un bus asíncrono. Un bus síncrono. La memoria... es un esclavo del bus. es un maestro del bus. Que señal se envía a un dispositivo para indicarle que se le ha concedido el bus?. bus request. bus grant. Que es que el arbitro del bus sea imparcial?. Debe permitir utilizar el bus a aquel dispositivo que primero lo solicite, sin tener preferencias. Debe garantizar que todos los dispositivos que quieran hacer uso del bus lo podrán hacer. Que tipos de esquemas de arbitraje de bus existen?. En serie centralizado - Daisy chain. En paralelo centralizado. Distribuido por autoselección. Distribuido por detección de colisión. Distribuido por prioridad. Garantiza la imparcialidad el arbitraje daisy chain?. Si. No. El bus SCSI tiene un arbitraje... daisy chain. centralizado en paralelo. El bus PCI tiene un arbitraje... daisy chain. centralizado en paralelo. Este arbitraje se trata del... distribuido por autoselección. daisy chain. distribuido por detección de colisión. centralizado en paralelo. Puede estar la memoria del E/S en la memoria principal o necesita un espacio de direcciones propio?. Solo puede estar en la memoria principal. Solo puede tener un espacio de direcciones propio. Ambas son válidas. Con el DMA... el procesador delega en un controlador el acceso a memoria del E/S. un dispositivo E/S puede acceder directamente a los registros del procesador. En que tipo de DMA el controlador accede a memoria en las fases en las que el CPU no está utilizando la memoria?. DMA con bus compartido. DMA con memoria multipuerta. Cuando se hace uso del DMA, se pasa por la jerarquía de memoria?. Si. No. El tiempo de posicionamiento de un disco duro se define como: Ninguna del resto de respuestas es cierta. El tiempo que tarda la cabeza lectora en recorrer el primer track dividido por el número de sectores. El tiempo que tarda la cabeza lectora en recorrer el camino medio del primer plato. Es equivalente al tiempo medio de rotación multiplicado por el tiempo que tarda en recorrer media vuelta. Indica cual de las siguiente afirmaciones es correcta para obtener un tiempo de respuesta pequeño para las operaciones de E/S en un bus: se debe maximizar el ancho de banda del bus. Ninguna de las restantes es cierta. se deben mantener velocidades altas de E/S. se necesita minimizar el tiempo de acceso al bus. ¿Cuál de los siguientes NO es un esquema de arbitraje de bus?. Arbitraje distribuido por detección de colisión. Arbitraje paralelo centralizado. Arbitraje en serie por detección de colisión. Arbitraje distribuido por autoselección. En un periférico con E/S por interrupciones: Existe una rutina de tratamiento del maestro del bus. El procesador realiza la transferencia de los datos. El procesador no realiza la transferencia de los datos. La memoria actúa como maestro del bus. Indicar cuál de las siguientes afirmaciones relativas a la política de arbitraje distribuido por detección de colisión en un bus es CORRECTA: Una colisión se detecta cuando dos dispositivos chocan. Ninguna de las restantes afirmaciones es correcta. Una colisión se detecta cuando los dispositivos detienen la transmisión y esperan un tiempo aleatorio antes de reanudarla. Una colisión se detecta cuando un dispositivo se da cuenta de que lo que emite por el bus no coincide con lo que escucha en el bus. En la entrada/salida gestionada mediante encuesta: El controlador es el encargado de enviar al procesador la información que el dispositivo deja en sus registros. Ninguna del resto de respuestas es cierta. El dispositivo envía directamente al procesador la información cuando ésta está disponible. El procesador es el encargado de recoger la información que el dispositivo deja en los registros del controlador. Indicar cuál de las siguientes afirmaciones relativas a la E/S mapeada en memoria es FALSA: Para acceder a los dispositivos no sirven las instrucciones de acceso a memoria. Si la dirección especificada en la instrucción no corresponde con ninguna palabra de memoria, el sistema de memoria ignora la operación. Ninguna de las anteriores afirmaciones es falsa. Los dispositivos tienen direcciones indistinguibles a priori de las direcciones de memoria. Indicar cuál de las siguientes afirmaciones sobre las politicas de arbitraje es CORRECTA: El arbitraje paralelo centralizado consiste en que un árbitro detecta las colisiones en las líneas de datos cuando varios elementos quieren transmitir información por el bus, y decide cuál de ellos se hace definitivamente con el control del bus. En el arbitraje distribuido por autoselección existen múltiples árbitros que deciden por consenso qué dispositivo se queda con el control del bus. La política de arbitraje de daisy-chain es equitativa. Ninguna del resto de respuestas es cierta. En el siguiente diagrama, teniendo en cuenta los buses y las direcciones de estos, elige la respuesta VERDADERA: El elemento sin identificar es la memoria principal, puesto que siempre recibe direcciones del bus de direcciones. El elemento sin identificar es el maestro del bus, puesto que se sitúa entre el microprocesador y los distintos dispositivos de E/S. El elemento sin identificar es el maestro del bus, puesto que siempre recibe direcciones del bus de direcciones. El elemento sin identificar es la memoria principal, puesto que se sitúa a continuación del microprocesador. La entrada/salida gestionada mediante DMA: Ninguna del resto de respuestas es cierta. Implica que el procesador interrumpe al controlador del periférico cuando necesita transferir datos. Requiere que el procesador ejecute un programa para sondear al periférico. Permite que el procesador atienda al periférico solamente cuando hay datos que necesitan ser transferidos. |