option
Cuestiones
ayuda
daypo
buscar.php

alojomora 18

COMENTARIOS ESTADÍSTICAS RÉCORDS
REALIZAR TEST
Título del Test:
alojomora 18

Descripción:
test alojomora

Fecha de Creación: 2025/02/16

Categoría: Otros

Número Preguntas: 80

Valoración:(0)
COMPARTE EL TEST
Nuevo ComentarioNuevo Comentario
Comentarios
NO HAY REGISTROS
Temario:

Los circuitos integrados lógicos o digitales... Pueden realizar cualquier función eléctrica o electrónica. Trabajan con dos valores de tensión distintos. Trabajan con variables que pueden tomar infinitos valores. Se le llama lógicos porque se fabrican en un proceso lógico.

Los CI digitales que contienen entre 100 y 9.999 puertas equivalentes por chip son... De alta escala de integración. LSI. De pequeña escala de integración. SSI. De muy alta escala de integración. VLSI. De media escala de integración. MSI.

La calidad de una familia lógica viene determinada por..... La velocidad de conmutación. El producto potencia disipa-retardo de programación. El fan-out. La potencia que disipa.

Las letras intermedias de las subfamilias TTL de la serie 74XX indican... 74Sxx : estándar. 74Lxx: estándar, alta velocidad. 74Fxx: Schottky, bajo consumo. 74LSxx: bajo consumo, Schottky avanzada.

La subfamilia CMOS que es compatible tanto en patillaje como en alimentación con la familia TTL es... 40xxA. 40xxUB. HE40xx. 74HCTxx.

¿Cuál es la tensión de alimentación nominal de los CI digitales en tecnología TTL?. 12 V. 5 V. 15 V. 10 V.

La familia lógica que funciona con tensiones de alimentación entre 3 y 18 V es.... RTL. CMOS serie 4000. HTL. TTL Schottky.

El símbolo que acompaña al pin del CI de la figura denominado CLK indica que dicha entrada es activa... A nivel alto. Por flanco de bajada. Por flanco de subida. A nivel bajo.

En lógica digital, para garantizar los niveles de tensión a la salida, es necesario que... Los circuitos proporcionen unas corrientes máximas. Las corrientes de entrada sean lo más pequeñas posibles y las de salida grandes. La impedancia de entrada sea baja y la de salida alta. La tolerancia de la tensión de alimentación sea elevada.

El CI digital 74LS00... Es de alto consumo. Es TTL Schottky de baja potencia. Está construido con tecnología CMOS. Esta construido con tecnología DL.

De las versiones del circuito integrado 7447 citadas a continuación, no existe comercialmente el... 74ALS47. 74NOE47. 74LS47. 74HCT47.

El CI digital de la figura... Tiene 8 pines. Está encapsulado en TO-16. Está fabricado con tecnología TTL. Está fabricado con tecnología CMOS.

En el código del circuito integrado de la figura... La parte 4 nos informa que incorpora 32 funciones lógicas. La parte 3 indica características de conmutación y consumo. La parte 2 corresponde a la serie de fabricación militar. La parte 1 expresa el país de origen.

Si, por error, se alimenta un CI de tecnología CMOS con la polaridad cambiada... Deja de funcionar pero no se estropea. Se produce una sobrecorriente interna que puede deteriorarlo. El dispositivo consume menos potencia. Se invierten los niveles de tensión en la salida.

En el circuito digital integrado de la figura, la salida activa triestado corresponde al... Pin 4. Pin 3. Pin 2. Pin 1.

¿Qué tecnología digital presenta menores retardos de propagación?. ECL. CMOS. RTL. TTL.

El "fan-out" es... El mayor número de entradas de una puerta lógica. El número máximo de salidas que tiene un circuito integrado. El número máximo de puertas que tiene un circuito integrado. El máximo número de entradas de puertas equivalentes de las misma familia que se pueden conectar y excitar con la salida de una puerta lógica.

¿Cuáles de los siguientes dispositivos digitales están fabricados en MSI?. Memorias y unidades de E/S. CPLD y FPGA. Sumadores y decodificadores. Microprocesadores y microcontroladores.

La etapa de salida de la figura... Actúa como rectificador de precisión. Corresponde a los circuitos integrados construidos con tecnología CMOS. Se usa en la etapa de simetría complementaria de los amplificadores de potencia a transistores. Es típica de la tecnología digital TTL.

En un circuito integrado digital... No hay que olvidarse de conectar los pines de alimentación a la tensión adecuada. Es conveniente unir a +Vcc todos los pines no utilizados. Hay que dejar al aire cualquier entrada que no se use. Las salidas no utilizadas hay que conectarlas a masa.

El objetivo de la salida "totem-pole" en los CI de la familia TTL es... Proporcionar un fan-out mayor. Poder atacar cargas capacitivas sin disminuir la velocidad de trabajo. Lograr una baja impedancia de salida. Cualquiera de la anteriores.

Para acoplar una salida TTL con una entrada CMOS a la misma alimentación (Vcc = 5 V)... Es necesario conectar un convertidor CC/CC. Basta con unir directamente ambos puntos. No es posible dicha transferencia. Es aconsejable conectar una resistencia de pull-up entre las salida TTL y positivo.

Con tensiones de alimentación iguales, el acoplamiento entre una salida CMOS y una entrada TTL de baja potencia.... Es directo. Se puede hacer a través de un condensador de desacoplo. No es posible. Solo es posible con resistencia de pull-up.

Para desacoplar adecuadamente los CI digitales y evitar los efectos indeseables de las señales de alta frecuencia... Se coloca un condensador de bypass entre positivo y masa, lo más cerca posible de cada circuito integrado. Se conectan una resistencia de bajo valor entre los termínales de realimentación del integrado. Se conectan a masa todos los pines de entrada mediante condensadores. Se coloca un condensador electrolítico entre los terminales de alimentación, lo más alejado posible de los componentes.

La resistencia de pull-up que se conectan en una salida de colector abierto de un CI digital debe limitar la corriente... De salida a nivel bajo, IOL. De entrada a nivel bajo, IIL. De entrada a nivel alto, IIH. De salida a nivel alto, IOH.

En un CI digital, llamamos tiempo de propagación.... Al que tarda su salida en cambiar de nivel alto a bajo. Al que tarda su salida en cambiar de nivel bajo a alto. A la diferencia entre el tiempo de subida y el de bajada. Al que transcurre entre la aplicación de un cambio de estado en la entrada hasta la aparición de la correspondiente transición en la salida.

Dentro de la tecnología CMOS, la diferencia entre las familias 74HCxx y 74HCTxx es... El encapsulado. Los márgenes de temperatura. La tensión de alimentación. La distribución de pines.

¿Qué características de entre las expuestas a continuación son las menos significativas a la hora de seleccionar un componente digital para un proyecto concreto?. Tensiones de trabajo y tiempos de propagación. Temperatura máxima de trabajo e inmunidad a las descargas. Temperatura ambiente y mínima frecuencia de trabajo. Nivel de integración y encapsulados.

Si en un datasheet de electrónica digital encontramos el parámetro VIHmin , sabemos que se trata de... Tensión mínima de entrada a nivel bajo. Tensión mínima de salida a nivel bajo. Tensión mínima de salida a nivel alto. Tensión mínima de entrada a nivel alto.

La serie básica CMOS que se alimenta a 3,3, V es.... 54HCxx. 74LVxx. 4000. 74HCxx.

Dados los parámetros de la figura correspondiente a la familia lógica TTL, el margen de ruido en estado bajo vale... VNL = 0,4 V. VNL = 2 V. VNL = 1,2 V. VNL = 3,2 V.

En un CI digital siempre se cumple que... El fan-in es igual al fan-out. La tensión de alimentación nominal es la misma para todos los componentes de la misma familia lógica. tPLH = tPHL. Nº de entradas = Nº de salidas.

Dado el rango de niveles lógicos de tensión para un circuito digital en tecnología TTL especificado en la figura, una tensión de 2,8 V será interpretada en lógica positiva como... Inaceptable. Indiferente. Nivel alto. Nivel bajo.

La anchura del impulso digital de la figura es el parámetro... tw1. tw3. tw2. tw4.

El parámetro indicado en la figura se denomina..... tr. tPLH. tw. tPHL.

En los CI digitales básicos tipo DIP de 14 pines, el negativo de la alimentación o masa se suele conectar al... Pin nº 7. Pin nº 14. Pin nº 1. Pin nº 8.

Los CI digitales de la figura son todos... Fabricados en tecnología TTL serie 74xxx. Compatibles en cuanto a sus pines. Cuádruples puertas NAND de 2 entradas. Las respuestas anteriores b y c son ciertas.

La capacidad que tienen los CI digitales de tolerar ciertas fluctuaciones de tensión no deseadas es sus entradas sin que cambie el estado de las salidas se denomina... Inmunidad al ruido. Fan-in. Retardo de propagación. Slew-rate.

La lógica a utilizar en un circuito digital será mejor cuanto... Menor sea el producto velocidad-potencia. Mayor sea el retardo de propagación. Menor sea el fan-out. Menor sea la inmunidad al ruido.

En entornos de alto ruido eléctrico es preferible utilizar la familia de dispositivos... ECL. CMOS de 5 V. CMOS de 3,3 V. TTL estándar.

El fan-out de una puerta lógica que tiene unos valores IOLmax = 16 mA e IILmax = 1,6 mA vale... 17,6. 25.6. 10. 5.

Los dos encapsulados de la figura pertenecen al mismo dispositivo digital, pero tienen distinto número de pines porque en el encapsulado PLCC... Cada función tiene alimentación independiente. Hay más pines para alimentación y masa. Hay varios pines sin conexión interna. Se han integrado más funciones.

Para realizar la interconexión entre dispositivos CMOS y TTL a distintas tensiones de alimentación, el interface necesario es... Una resistencia pull-down. Una resistencia pull-up. Un buffer CMOS. Un inversor TTL.

Los niveles alto y bajo de las señales en tecnología ECL son para lógicas positiva: "0" = 0 v y "1" = 5 V. "0" = -5,2v y "1" = 0 V. "0" = 0 v y "1" = 15 V. "0" = -15 v y "1" = 0 V.

Las ventajas/inconvenientes de la tecnología de fabricación ECL frente a otras son... Menor consumo de potencia que la MOS. Menor costo que los integrados TTL. Posee unos márgenes de tensión más amplios que la MOS, lo que permite una menor estabilización en las alimentaciones. Permite trabajar a mayor velocidad que la MOS y la TTL.

Desde el punto de vista de tensiones, la condición de compatibilidad entre la salida de una puerta y la entrada de la otra es... VOLmax ≤ VILmax. VOHmin ≥ VIHmin. Cualquiera de las anteriores. Ninguna de las anteriores.

Un CI digital tipo SOIC de 14 pines puede contener... 4 puertas de 4 entradas. 7 inversores. 2 puertas de 8 entradas. 6 inversores.

El circuito lógico de la figura representa la estructura interna de una puerta CMOS tipo... NOR. OR. AND. NAND.

El circuito lógico de la figura representa la estructura interna de una puerta TTL estándar tipo... NOR. OR. NAND. AND.

El circuito lógico de la figura representa la estructura interna de una puerta TTL... Con salida triestado. Con salida en colector abierto. AND. con transistores Schottky.

La tabla de verdad indicada corresponde a una puerta... OR-Exclusiva. AND-OR-INVERT. AND. OR.

¿Cuál de los siguientes símbolos de la puerta lógica NOR no está normalizado?. U1. U2. Todos están normalizados, aunque actualmente se recomienda usar el de U2. U3.

¿Cómo puede convertirse en inversora una puerta NAND de 2 entradas?. De ninguna manera. Uniendo las dos entradas. Llevando a masa una de las entradas. Uniendo la salida con una de las entradas.

El símbolo indicado corresponde a una puerta... NAND-Exclusiva. NAND trigger Schmitt. NO-AND. NAND con retardo a la conexión.

El cronograma indicado en la figura corresponde a una puerta... OR-Exclusiva. AND. NOR. OR.

Una puerta NOR de 4 entradas presenta en su salida un 1 si.... Todas las entradas valen 1. Una cualquiera de las entradas vale 0. Todas las entradas valen 0. Una cualquiera de las entradas vale 1.

En una puerta NOR las entradas no utilizadas deben... Dejarse al aire. Conectarse a la salida. Conectarse a masa. Conectarse a la alimentación +Vcc.

Trabajando en lógica negativa, una puerta OR se comporta como.... Una puerta NAND. Una puerta XNOR. Una puerta AND. Una puerta NOR.

Si se necesita obtener una puerta OR de 4 entradas a partir de puertas OR de 2 entradas, se interconectarán.... 2 puertas. 5 puertas. 3 puertas. 4 puertas.

La puerta AND-OR-INVERT en TTL... Contiene en su interior tres puertas individuales diferentes: AND, OR y NOT. Dispone de 3 entradas y 3 salidas. No existe comercialmente. Tiene como ecuación lógica de salida:.

El símbolo normalizado de la figura pertenece a una puerta lógica... NOR. NAND. OR. AND.

La función OR-Exclusiva... Es una función generadora de paridad par. Realiza exclusivamente la función OR. Es una función generadora de paridad impar. Proporciona ganancia de corriente.

Para la puerta lógica OR es falsa la representación... Nº 4: circuito eléctrico con contactos en serie. Nº 1: símbolo lógico rectangular. Nº 3: tabla de verdad. Nº 2: símbolo lógico distintivo.

Sin modificar el estado de los conmutadores de la figura, la puerta lógica que mantiene el LED apagado es... NAND. OR-Exclusiva. NOR. Todas las respuestas anteriores son ciertas.

¿Cuál de la señales indicadas está presente en la salida de la puerta de la figura?. OUT 1. OUT 2. OUT 3. Ninguna.

¿Cuál de los estados lógicos siguientes no se presenta en la salida de la puerta triestado de la figura?. OUT = Z (alta impedancia). OUT = 0. OUT = Z (baja impedancia). OUT = 1.

¿Cuál de los circuitos con contactos realiza la misma función lógica que la puerta de la figura?. Circuito I. Circuito IV. Circuito III. Circuito II.

La puerta NAND de la figura se comporta como... Un buffer. Una puerta AND. Un descodificador. Un inversor.

La disipación de potencia media de las puertas lógicas... No depende del ciclo de trabajo. Disminuye con la frecuencia en circuitos CMOS. Se mantiene esencialmente constante en circuitos TTL dentro del rango de frecuencias de operación. No depende del estado lógico de la salida de cada puerta.

El símbolo lógico de la figura es la segunda representación de una puerta.... NAND. OR-Exclusiva. NOR. AND.

¿Cuáles de los símbolos lógicos de la figura representan el inversor?. Símbolos III y IV. Todos. Símbolos I y III. Símbolos I y II.

¿Qué combinación binaria de entrada provoca el encendido del LED de la figura?. A = B = 0. A = B = 1. Ninguna. A = 1, B = 0.

¿Qué combinación binaria de entrada provoca el apagado del LED de la figura?. A = B = 0. A = B = 1. A = 1, B = 0. Ninguna.

Las puertas lógicas triestado... Se llaman así porque tienen tres entradas. Tienen un tercer estado de salida, entre el cero y el uno, cuya tensión es Vcc/2. Poseen un tercer estado que desconecta eléctricamente la salida. Memorizan los tres últimos estados de salida generados.

¿Cuál de las puertas indicadas en la figura está estropeada?. U2. U4. U1. U3.

Si la puerta TTL de la figura tiene la entrada A en circuito abierto por avería interna, a la salida S tendremos... Un nivel lógico alto. Un nivel lógico bajo. Salida flotante. El tren de impulsos aplicados en la entrada B.

La puerta NOR-exclusiva se conoce también con el nombre de... EXOR. XOR. NOEX. XNOR.

Sabiendo que el ciclo de trabajo es del 50 %, la disipación de potencia media de la puerta de la figura vale... PD = 100 mW. PD = 60 mW. PD = 20 mW. PD = 40 mW.

Cuanto mayor es el retardo de propagación de una puerta lógica, podrá trabajar a... Menor frecuencia. Mayor frecuencia. Igual frecuencia. Mayor velocidad.

Si por el LED encendido circulan 35 mA, interesa que la puerta TTL de la figura sea... Con salida totem-pole. De colector abierto. 74LS00. 7400.

Denunciar Test