option
Cuestiones
ayuda
daypo
buscar.php

B2 T1 REPASO

COMENTARIOS ESTADÍSTICAS RÉCORDS
REALIZAR TEST
Título del Test:
B2 T1 REPASO

Descripción:
errores en los tests

Fecha de Creación: 2023/07/18

Categoría: Otros

Número Preguntas: 23

Valoración:(0)
COMPARTE EL TEST
Nuevo ComentarioNuevo Comentario
Comentarios
NO HAY REGISTROS
Temario:

Un sistema multiprocesador en el que todas las CPU comparten la memoria corresponde a un modelo del tipo: SMP. MPP. MMD.

¿Qué no es cierto sobre la FPU?. Puede llegar a hacer cálculos trigonométricos y exponenciales. Se conoce también como "coprocesador matemático". Son las siglas de Firmware Processing Unit.

tipo de planificación de procesos mediante la cual miembros de un grupo de procesos se ejecutan a la vez en diferentes CPUs y se caracteriza porque todos los miembros del grupo inician y terminan sus porciones de tiempo juntos?. Planificación por afinidad (Affinity scheduling). Planificación tipo pandilla (Gang scheduling). Planificación inteligente (Smart scheduling).

A qué categoría de la taxonomía de Flynn podrían adscribirse los procesadores matriciales y vectoriales?. SISD. SIMD. MIMD.

arquitectura escalable es. La capacidad que tienen un sistema informático de modificar su configuración o tamaño, para ajustarse a los cambios. Aquella que tiene la capacidad de incrementar el rendimiento sin que tenga que rediseñarse y simplemente aprovecha el hardware adicional que se le disponga.

La arquitectura GRID está compuesta por capas. La capa más baja y donde se encuentran los recursos computacionales y de almacenamiento que serán compartidos por los protocolos grid se denomina. Fabric. Resource. Collective.

¿En cuál de las siguientes arquitecturas de multiproceso se hace la distinción entre sistemas UMA y sistemas NUMA?. SMP. MPP.

instrucción utilizada en programación concurrente que realizados acciones sin ningún tipo de interrupción por parte de otro proceso, garantizando que la operación de lectura y escritura de la palabra es indivisible. Lectura fantasma. Load-Store. Test-and-Set-Lock.

Cuál de las siguientes asociaciones entre generaciones de computadoras yelementos que las caracterizan es correcta?. Segunda generación: válvulas y tarjetas perforadas. tercera generación: transistores. Quinta generación: microelectrónica y ordenador personal.

Han de tener instalado el mismo sistema operativo necesariamente los componentesde un cluster o un grid?. En ambos. En ninguno. En el cluster sí, pero en el grid no.

Planificación de procesos mediante la cual el sistema operativo puede expulsar del procesador un proceso en ejecución. No apropiativa. Apropiativa.

retardo producido al acceder a los distintos componentes de lamemoria RAM. Tiempo de acceso. Latencia. Retardo RAM.

capacidad de bits de una memoria tiene 1024 direcciones y que puede almacenar 8 bits en cada dirección es. 1024. 4096. 8192.

La MMU (Memory Management Unit) realiza, entre otras, una de las siguientes tareas. Lee de memoria instrucciones CISC y las traduce a microinstrucciones. Mantiene la carga de los condensadores cuando la memoria usada es DRAM. Traduce accesos a memoria de direcciones lógicas a direcciones físicas.

En lo que respecta a las tecnologías de memoria SRAM y DRAM, el elemento activo es: Un biestable (latch) en DRAM y un condensador en SRAM. Un biestable (Iatch) en SRAM y un condensador en DRAM. En ambas tecnologías es un biestable (Iatch).

memoria tipo ECC. Un tipo memoria con capacidad para la detección de errores. Un tipo de memoria con capacidad para la detección y corrección de errores. Un tipo de memoria con capacidad para la detección, corrección y prevención de errores.

Cuál de los siguientes componentes NO es componente interno de la Unidad de Control?. Registro de procesos. Registro de instrucción. Registro de estado. Contador de programa.

El sistema de interrupciones de un procesador dispone de la posibilidad de impedir que las interrupciones sean atendidas por la CPU, pues hay ocasiones en las que por ningún concepto se puede interrumpir el programa de ejecución. ¿Cómo se denomina a esta función?. Enmascaramiento de Interrupciones. Interrupciones Vectorizadas. Interrupciones no Vectorizadas.

bus que nos indica la memoria máxima que podemos direccionar. Bus de control. Bus de datos. Bus de direcciones.

Uno de estos criterios de funcionamiento NO corresponde a microprocesadores que utilizan juego de instrucciones RISC. Cada instrucción necesita varios ciclos de reloj para ejecutarse. Juego de instrucciones reducidas. Sólo se accede a la memoria externa para recoger o depositar datos, el resto se realiza con los registros internos.

registro de la CPU donde se guardan temporalmente los resultados aritmético-lógicos intermedios que serán tratados por la ALU, se llama. registro Acumulador. Registro de direcciones. Registro de Instrucción. El contador de programa.

Los dos tipos de trasferencia de memoria que emplea la CPU son. entrada y salida. lectura y escritura. por bus y multiplexada.

cuál de las siguientes afirmaciones sobre los buses es INCORRECTA. Hay solamente dos clases de buses: bus de direcciones y bus de datos. Otro uso importante de los buses es el manejo de interrupciones y señales de control. Los buses multiplexados pueden comportarse tanto como buses de direcciones como buses de datos.

Denunciar Test