EC - Cuestionario Uniciclo
![]() |
![]() |
![]() |
Título del Test:![]() EC - Cuestionario Uniciclo Descripción: Cuestionario 6.1 |




Comentarios |
---|
NO HAY REGISTROS |
Empareja cada fase de ejecución de una instrucción con su descripción. Fase común a todas las instrucciones. Se accede a memoria de instrucciones para leer una instrucción. Fase común a todas las instrucciones en la que, interpretando los unos y ceros de la instrucción, se averigua cuál es la instrucción concreta que se acaba de leer, se determinan sus operandos fuente y las señales de control que la UC activará para que los elementos del camino de datos colaboren de forma coordinada en la ejecución de las distintas fases de la instrucción. Fase en la que ciertas instrucciones utilizan la unidad aritmético lógica para realizar operaciones. Fase en la que algunas instrucciones acceden a una dirección de la memoria de datos para leer o escribir datos en la misma. Fase en la que algunas instrucciones modifican el contenido de alguno de los registros del banco de registros. Indica los dos bits de la señal ALUOp, con qué instrucciones se corresponden: 00. 01. 10. ¿Qué señales deben estar a 1 para que una instrucción de beq provoque una ramificación?. RegDst. MemtoReg. MemRead. Branch. ALUOp1. ALUOp0. V (overflow). Z (zero). ¿Qué instrucción, por ser la más lenta, determina el tiempo de ciclo de reloj en el camino de datos uniciclo que hemos visto?. sw. beq. Las instrucciones de tipo R. lw. De las siguientes instrucciones, ¿cuáles acceden a la memoria de datos?. Las instrucciones de tipo R. La instrucción beq. La instrucción lw. La instrucción sw. La instrucción J. La instrucción Jal. De las siguientes instrucciones, ¿cuáles escriben en el banco de registros?. Las instrucciones de tipo R. La instrucción beq. La instrucción lw. La instrucción sw. La instrucción J. La instrucción Jal. De las siguientes instrucciones, ¿cuáles implican una extensión de signo?. Las instrucciones de tipo R. La instrucción beq. La instrucción lw. La instrucción sw. Marca los tiempos y retardos que influyen en la duración del ciclo de reloj. El tiempo de propagación. El retardo del camino crítico. El retardo del camino más corto. El tiempo de preestabilización. El sesgo de reloj. ¿Cuántos ciclos de reloj dura la ejecución de las instrucciones de tipo R en un camino de datos uniciclo?. Ordena las fases de ejecución de una instrucción. Ejecución_de_una_operación_de_la_ALU_(execution,_EX) Decodificación_de_la_instrucción_y_lectura_de_operandos_fuente_(Instruction_Decode,_ID) Lectura_de_la_instrucción_(Instruction_Fetch,_IF) Acceso_a_memoria_(MEM) Escritura_del_resultado_en_registro_(write_back,_WB). |