fac 40 preguntas extra
|
|
Título del Test:
![]() fac 40 preguntas extra Descripción: preguntas extra sobre fac |



| Comentarios |
|---|
NO HAY REGISTROS |
|
1. -El sistema de interconexión es el mecanismo encargado de proporcionar comunicación entre la CPU, la memoria principal y la Entrada/Salida. v. f. -Los ordenadores de segunda generación introdujeron el uso de circuitos integrados (chips) como componente principal. v. f. -En una representación sesgada (en exceso) de 8 bits con un sesgo de 127, el valor decimal real 0 se almacenaría internamente con el patrón de bits correspondiente al valor decimal 127. v. f. -Se usa el sistema hexadecimal, principalmente porque permite almacenar la información ocupando menos bits de memoria física que el sistema binario. v. f. -Si tenemos un número cuyo exponente real es –1, el patrón de bits almacenado en el campo exponente para precisión simple será 01111110. v. f. -Para almacenar el exponente en precisión simple se utiliza una representación sesgada (o en exceso) sumando 127 al exponente real. v. f. -La representación de coma flotante permite representar todos los números reales dentro de su rango sin ningún error. v. f. -Las imágenes de mapa de bits o pixelares se consideran divididas en una fina retícula de celdas llamadas píxeles. v. f. -El formato de imagen JPEG utiliza un algoritmo de compresión que implica cierta pérdida de calidad. v. f. -La reducción del voltaje de operación es una medida que por sí sola resulta suficiente para solucionar los problemas de disipación térmica en los procesadores modernos de alta densidad. v. f. -En una arquitectura de bus único, la CPU no puede leer la memoria y acceder a E/S simultáneamente. v. f. -La frecuencia de reloj de un procesador se mide en Hercios, unidad que representa el número de ciclos de operación por segundo. v. f. -El direccionamiento a registro es el método más lento porque requiere acceder a la memoria principal. v. f. -En la arquitectura estudiada, las instrucciones de dos operandos permiten realizar operaciones aritméticas directamente entre dos posiciones de memoria principal. v. f. -El direccionamiento indexado o relativo suma el contenido de un registro índice a una dirección base para obtener la dirección efectiva. v. f. -Las instrucciones de longitud variable simplifican la etapa de decodificación de la CPU. v. f. -Un procesador de tipo superescalar se caracteriza por su capacidad para iniciar y ejecutar más de una instrucción en cada ciclo de reloj. v. f. . -La taxonomía de Flynn clasifica a los procesadores multicore modernos como MIMD (Multiple Instruction, Multiple Data). v. f. -El procesador Pentium 4 se diseñó con una profundidad de cauce (pipeline) excepcionalmente corta, de menos de 5 etapas, para aumentar su frecuencia de reloj. v. f. -El principal punto fuerte que ha impulsado el éxito de la arquitectura ARM en dispositivos móviles es su bajo consumo de energía. v. f. -El ancho de banda de la memoria es la cantidad de datos que se pueden transferir por unidad de tiempo. v. f. . -En el diseño de sistemas de memoria, la unidad de transferencia de datos entre la memoria principal y la CPU debe coincidir obligatoriamente con la unidad direccionable mínima. v. f. . -En la jerarquía de memoria, a medida que aumentamos la velocidad de acceso de los componentes, generalmente el coste por bit de almacenamiento también aumenta. v. f. -El tiempo de acceso de una memoria se define como el tiempo mínimo que debe transcurrir entre el inicio de dos operaciones de acceso a memoria consecutivas. v. f. -Las memorias de tipo SRAM son generalmente más rápidas y costosas de fabricar que las memorias DRAM. v. f. . -La latencia de una memoria DRAM es constante e independiente de la dirección accedida anteriormente (fila/columna). v. f. -La memoria SRAM utiliza biestables para almacenar cada bit. v. f. . -Una tasa de aciertos elevada en la memoria caché indica que el procesador encuentra frecuentemente los datos que necesita sin tener que acceder a la memoria principal. v. f. -El tiempo total de lectura de un sector en un disco magnético se calcula sumando exclusivamente el tiempo de búsqueda (seek time) y el tiempo de transferencia, despreciando la latencia rotacional. v. f. . -Una unidad de estado sólido (SSD) se diferencia de un disco duro magnético (HDD) en que no dispone de partes mecánicas móviles ni platos giratorios. v. f. . -La política de liberación de bus R.O.R. (Release On Request) permite al dispositivo máster mantener el control indefinidamente hasta terminar todas sus tareas, ignorando cualquier otra petición externa. v. f. -En el arbitraje de gestión centralizada existe un módulo hardware específico que se encarga de recibir las peticiones y conceder el control del bus a los diferentes dispositivos. v. f. -El método de arbitraje Daisy‑Chain destaca por ser un sistema altamente tolerante a fallos, funcionando correctamente aunque se rompa la cadena de conexión. v. f. -El ancho del camino de datos de un bus indica la cantidad de bits que pueden intercambiarse simultáneamente entre el periférico y el microprocesador. v. f. -Los ratones de tecnología láser utilizan un haz de luz coherente que les permite alcanzar resoluciones superiores a los 2000 ppp,. v. f. -En los monitores CRT, la imagen se forma gracias al impacto de un haz de electrones sobre una superficie recubierta de material fosforescente. v. f. -Un píxel se define como la unidad mínima de información gráfica que se puede representar en un monitor. v. f. -En la identificación por Daisy Chain, la señal de reconocimiento de interrupción se propaga en serie a través de los módulos de E/S. v. f. |





