Familias Lógicas
![]() |
![]() |
![]() |
Título del Test:![]() Familias Lógicas Descripción: Recopilación preguntas F.L. |




Comentarios |
---|
NO HAY REGISTROS |
La familia lógica TTL básica saturada (ya en deshuso), es la precursora de la familia lógica TTL semisaturada consistente en sustituir los transistores bipolares de conmutación por transistores de barrera (o transistores Schottky), que consisten en simples transistores bipolares en los que se ha conectado un diodo de barrera entre la base y el colector. Verdadero. Falso. La Familia Lógica CMOS usa transistores complementarios (de canal N y de canal P) para construir inversores y puertas. La puerta lógica CMOS NAND de dos o mas entradas se construye. Con Transistores NMOS y PMOS en paralelo. Con Transistores NMOS y PMOS en serie. Con Transistores NMOS en serie conjugados con transistores PMOS en paralelo. Con Transistores NMOS en paralelo conjugados con transistores NMOS en serie. Una puerta lógica es mas inmune al ruido cuanto menores sean los valores de sus Márgenes de Ruido. Verdadero. Falso. En la Caracterización estática de una puerta lógica (Curva de Transferencia), se definen dos puntos de derivada -1 que definen cuatro valores coordenados: VIL,VIH, VOL y VOH. Por otra parte, con estos valores coordenados se definen una serie de parámetros derivados de interés. Emparejar cada uno de ellos con su definición. VIH. Rango del uno '1' lógico de entrada. VOL. VOH. Rango del cero '0' lógico de entrada. VIL. LS o Excursión lógica. TW o Ancho de Transición. La Familia Lógica ECL o de Lógica acoplada por emisor usa una estructura multiemisor para generar nuevas entradas. Verdadero. Falso. La caracterización dinámica de una puerta exige la medida de cuatro parámetros básicos que dan lugar a tres definiciones de tiempos que definen a una familia lógica. Emparejar las definiciones siguientes: Tiempo de Bajada: Tf. Tiempo de retardo inicial: Tdi. Tiempo de Retardo: Td. Tiempo de retardo final o tiempo de almacenamiento: Ts. Tiempo de Subida: Tr. Asociar los parámetros que caracterizan a una puerta lógica con su definición. Tiempos de subida, tiempo de bajada, tiempos de retardo inicial y final y tiempo de propagación. Propiedades de la familia lógica que permiten ser integradas en obleas de silicio. Caracteristica de transferencia y curva de entrada-salida. Característico de la Tecnología, la familia y la velocidad deseada. Facilidad de interconexión con otras familias lógicas. Márgenes de tensión que acepta un circuito lógico sin que se produzca confusión entre los simbolos que procesa. La familia lógica RTL (ya en deshuso), construye su lógica a partir de transitores bipolares y resistencias, siendos sus operadores básicos el inversor y la puerta NAND. Verdadero. Falso. La familia lógica DTL es la precursora de la Familia TTL sustituyendo sus diodos por transistores bipolares multiemisor. Verdadero. Falso. Los elementos básicos de una puerta lógica ECL son: El Par diferencial de entrada. Los diodos de fijación de la corriente de salida. La Salida en seguidor de emisor que permite una salida complementada. La Red de polarización que fija un umbral de tensión de referencia. Los transistores complementarios que permiten la salida complementada. La alimentación estrictamente positiva con niveles de tensión para los estados uno y cero distintos de cero. Las familias lógicas NMOS, PMOS y CMOS se suceden con posterioridad a las bipolares ganándoles terreno en sencillez de integración y en bajo consumo. Emparejar las siguientes definiciones: Los substratos de los transistores PMOS se conectan a. Las puertas NOR NMOS se conectan a. Las fuentes de los transistores PMOS se conectan a. La puerta NAND CMOS posee. La puerta NOR CMOS posee. Los inversores NMOS y PMOS deben poseer una resistencia de carga o. Los substratos de los transistores NMOS se conectan a. Las fuentes de los transistores NMOS se conectan a. |