option
Cuestiones
ayuda
daypo
buscar.php

sistemas digitales

COMENTARIOS ESTADÍSTICAS RÉCORDS
REALIZAR TEST
Título del Test:
sistemas digitales

Descripción:
examen sistemas

Fecha de Creación: 2025/07/09

Categoría: Otros

Número Preguntas: 64

Valoración:(0)
COMPARTE EL TEST
Nuevo ComentarioNuevo Comentario
Comentarios
NO HAY REGISTROS
Temario:

¿Qué representa la salida de una compuerta XNOR?. a. a) 1 si ambas entradas son iguales. b. b) 0 si ambas entradas son iguales. c. c) Siempre 1. d. d) Siempre 0.

¿Cómo se representa la función lógica NOT en un diagrama lógico?. a. a) Un círculo. b. b) Un triángulo. c. c) Un cuadrado. d. d) Un rectángulo.

¿Qué se obtiene al aplicar el teorema de De Morgan a la expresión A·B?. a. b) A' + B'. b. a) A + B. c. c) (A'·B'). d. d) A'·B.

En un registro SIPO, ¿cómo se presentan las salidas?. a. b) Todas a la vez en forma paralela. b. a) Una a una en forma serial. c. c) Alternando entre serial y paralelo. d. d) No hay salidas definidas.

¿Cuál es la función principal de un flip-flop tipo D?. a. a) Almacenar una entrada cuando se activa una señal de reloj. b. b) Realizar operaciones aritméticas. c. c) Generar una señal de salida cuadrada. d. d) Contar pulsos de reloj.

DETERMINE EL TIPO DE REGISTRO MOSTRADO EN LA IMAGEN. a. PISO. b. PIPO. c. SIPO. d. SISO.

¿Qué define a una máquina secuencial sincrónica?. a.Su salida depende de la entrada y de su estado actual. b. Su salida depende solo de las entradas actuales. c. Su salida depende de la entrada y de la salida anterior. d. Su salida depende solo de los estados anteriores.

¿Qué ocurre en el estado D cuando la entrada es igual a 1?. a. Transiciona a C. b. Regresa a B. c. Conmuta. d. Permanece en B.

En el siguiente diagrama de estados. ¿Cuál es el valor de las salidas del estado d cuando la entrada es igual a uno?. a. 11. b. 00. c. 01. d. 10.

¿Cuál es la función de una LUT (Look up table) en un FPGA?. a. Se emplea un flip-flop que forma parte de la lógica asociada para implementar lógica registrada. b. Es un tipo de memoria programable que se utiliza para generar funciones lógicas combinacionales. c. Ninguna de las anteriores. d. Es una colección de PLDs individuales dentro de un chip.

¿Qué significa FPGA?. a. Field Programmable Gate Array. b. Flexible Programmable General Array. c. Fixed Programmable Gate Array. d. Fast Programmed Gate Array.

¿Qué es un sistema embebido?. a. Un sistema operativo para dispositivos móviles. b. Un sistema informático diseñado para realizar una tarea específica. c. Un software utilizado en la simulación de hardware. d. Un tipo de sistema que solo se usa en computadoras de escritorio.

¿Qué tipo de compuerta tiene como salida 1 solo si ambas entradas son diferentes?. a. d) XOR Correcto. La compuerta XOR tiene salida 1 cuando las entradas son diferentes. b. a) AND. c. b) OR. d. c) NOR.

¿Qué representa la expresión A·B en álgebra booleana?. a. b) A AND B. b. a) A OR B. c. c) A XOR B. d. d) A NOT B La respuesta correcta es: b) A AND B.

Describa los elementos principales en la siguiente implementación. a. SR8, transistor electrolítico, capacitor cerámico, R1, R2, R3, pulsador, led. b. Contador de 4 bits, leds, resistencias, bobinas, pulsador. c. Timer 555, capacitor electrolítico, capacitor cerámico, R1, R2, pulsador, led. d. Flip Flop JK, capacitador, pulsador, compuerta NAND.

¿Cuál es la principal diferencia entre un contador sincrónico y uno asincrónico?. a. b) La forma en que se generan las señales de reloj. b. a) El número de bits que cuentan. c. c) La velocidad de operación. d. d) El tipo de flip-flops utilizados.

En un circuito de compuertas OR, ¿cuál es la salida si al menos una entrada es 1?. a. b) 1. b. a) 0. c. c) Indeterminado. d. d) Depende de las otras entradas.

¿Qué representa el triángulo en la siguiente imagen?. a. La retroalimentación con la entrada S. b. La retroalimentación de la salida con la entrada. c. Ninguna de las anteriores. d. El retardo entre el estado presente y el estado siguiente.

quien es mas bella. liz. mayitu. greys. vale.

¿Qué es un flip-flop en una máquina secuencial?. a. Un circuito de almacenamiento de un solo bit. b. Un tipo de puerta lógica. c. Un contador. d. Un temporizador.

¿De la siguiente tabla determine si el estado D y E son compatibles?. a. Depende si D y E son compatibles. b. No son compatibles. c. Si son compatibles. d. Depende de que si A y F son compatibles.

¿Qué lenguaje de programación se utiliza comúnmente para programar FPGAs?. a. C. b. Java. c. VHDL o Verilog. d. Python.

¿Qué es lo más importante al seleccionar una FPGA para un proyecto?. a. El número de puertas lógicas. b. La capacidad de memoria RAM. c. El tipo de microprocesador integrado. d. La velocidad de la red de comunicación.

¿Cuál es la característica de las memorias EEPROM?. a. Es una ROM programable y borrable a través de rayos ultravioleta. b. Es una RAM programable y borrable eléctricamente. c. Es una ROM programable y borrable eléctricamente. d. Es una RAM programable y borrable a través de rayos ultravioleta.

¿Cuál es la salida de una compuerta AND si ambas entradas son 1?. b) 1. b. a) 0. c. c) Indeterminado. d. d) Depende del contexto.

Determinar la función de salida del siguiente circuito. (C+D)(A+B)E. g. 658.

¿Qué significa SIPO en el contexto de registros?. a. b) Entrada serial y salida paralela. b. a) Entrada paralela y salida paralela. c. c) Entrada paralela y salida serial. d. d) Entrada y salida serial.

DETERMINE EL TIPO DE REGISTRO MOSTRADO EN LA IMAGEN. a. PISO. b. SIPO. c. SISO. d. PIPO.

A partir del siguiente demultiplexor al ingresar por S1 y S2 dos bits 00 ¿cuál es la señal que se activa?. a. Salida 1 rojo. b. Salida 4 verde. c. Salida 3 negro. d. Salida 2 amarillo.

¿Cuál es la resolución de un convertidor AD de 8 bits?. a. 1/256. b. 1/512. c. 1/1024. d. 1/256.

¿Cuál es el propósito de un convertidor Digital-Analógico (DA)?. a. Convertir señales analógicas a digitales. b. Convertir señales digitales a analógicas. c. Amplificar una señal digital. d. Filtrar una señal digital.

¿Qué secuencia detecta el siguiente diagrama de estados, teniendo en cuenta que se permite el traslape y la salida se activa a 1?. a. 010. b. 101. c. 000110. d. 100.

Halle la función de salida de la siguiente Matriz PAL. F=AB+AA+AB+AB. jg.

Señale dos elementos de los FPGA. a. DLP. b. Bloques de entradas y salidas. c. PLA. d. CLB.

¿En cuanto a memoria que dispositivo es mejor?. a. Microcontrolador. b. Microprocesador.

¿Cuál es la salida de una compuerta AND si ambas entradas son 1?. a. b) 1. b. a) 0. c. c) Indeterminado. d. d) Depende del contexto.

¿Qué significa SIPO en el contexto de registros?. a. b) Entrada serial y salida paralela. b. a) Entrada paralela y salida paralela. c. c) Entrada paralela y salida serial. d. d) Entrada y salida serial.

¿Cuál es la resolución de un convertidor AD de 8 bits? Pregunta 7Seleccione una: a. 1/256. b. 1/512. c. 1/1024. d. 1/256.

¿Cuál es el propósito de un convertidor Digital-Analógico (DA)?. a. Convertir señales analógicas a digitales. b. Convertir señales digitales a analógicas. c. Amplificar una señal digital. d. Filtrar una señal digital.

Señale dos elementos de los FPGA. a. DLP. b. Bloques de entradas y salidas. c. PLA. d. CLB.

Determine la expresión correcta a partir del siguiente mapa. Y+XZ. nb.

¿Cuál es la función de la compuerta lógica NOR?. a. a) Negar el resultado de una compuerta OR. b. b) Negar el resultado de una compuerta AND. c. c) Realizar la suma lógica. d. d) Realizar la multiplicación lógica.

En un mapa de Karnaugh de dos variables, ¿cuántas celdas hay?. a. b) 4. b. a) 2. c. c) 8. d. d) 16.

¿Qué caracteriza a un flip-flop tipo JK?. a. b) Puede alternar su estado en ciertas condiciones. b. a) Tiene dos entradas y una salida. c. c) No tiene capacidad de retención. d. d) Solo se utiliza en circuitos combinacionales.

DETERMINE EL TIPO DE REGISTRO MOSTRADO EN LA IMAGEN. a. PIPO. b. PISO. c. SISO. d. SIPO.

¿A qué tipo de Hazard correspondería la siguiente situación?. a. Static 0. b. Static 1. c. Dynamic 1 - 0. d. Dynamic 0 - 1.

¿Qué significan las líneas irregulares en las siguientes formas de onda?. a. Un Hazard. b. Interferencias en la señal medidas en nanosegundos. c. Un Glitch. d. El tiempo que tarda la lógica combinacional en realizar una transición.

¿Cuál es el estado siguiente y el valor de la salida cuando se tiene una entrada igual a cero en el estado C?. a. Estado siguiente = A ; salida = 1. b. Estado siguiente = D ; salida = 1. c. Estado siguiente = A ; salida = 0. d. Estado siguiente = D ; salida = 0.

¿Qué lenguaje nos ayuda a programar los sistemas electrónicos de los FPGAs?. a. C++. b. VHDL. c. Java. d. Phyton-.

¿Cuál es la diferencia entre la arquitectura de Harvard y Von Neumann?. a. Harvard utiliza una memoria unificada, Neumann utiliza memorias separadas. b. No existe diferencia son arquitecturas iguales. c. Neumann utiliza una memoria unificada, Harvard utiliza memorias separadas.

¿Qué caracteriza a un microcontrolador de un microprocesador?. a. El microcontrolador incluye memoria, entradas y salidas en un solo chip. b. El microprocesador es más barato que el microcontrolador. c. El microprocesador tiene un sistema operativo incorporado. d. El microcontrolador tiene más núcleos de procesamiento.

DETERMINE LA EXPRESIÓN DE SALIDA CORRECTA. BC+ABC. lo. hg. g.

DETERMINE EL TIPO DE REGISTRO MOSTRADO EN LA IMAGEN. a. SISO. b. PISO. c. SIPO. d. PIPO.

¿Cuál es la principal característica de un flip-flop tipo T?. a. a) Cambia su estado con cada pulso de reloj. b. b) Almacena un valor fijo. c. c) Tiene dos estados estables. d. d) No tiene entradas.

¿De acuerdo a la tabla de excitación del Flip Flop JK que valores irían en el espacio en blanco?. a. C: * 0 B: 0 *. b. C: * 1 B: 1 *. c. C: 0 * B: 1 *. d. C: 1 * B: 0 *.

Del siguiente diagrama de estados. ¿Cuál es el siguiente estado y la salida de f cuando la entrada es 10?. a. Siguiente estado: e y salida 10. b. Siguiente estado: a y salida 10. c. Siguiente estado: f y salida 10. d. No tiene siguiente estado.

¿A qué tipo de Hazard correspondería la siguiente situación?. a. Dynamic 0. b. Dynamic 1. c. Static 1. d. Static 0.

Señale dos aplicaciones principales de los FPGAs. a. Virtual Reality. b. Block Chain. c. Datacenter Systems-Servers. d. 4G.

Señale dos principales fabricantes de FPGAs. a. ALTERA. b. XILINX. c. TEXAS. d. SPARTAN.

¿Qué significan las siglas FPGA?. a. Arreglo de puertas programables por campos. b. Lógica de arreglos programables. c. Memoria programable de solo lectura. d. Dispositivos lógicos programables complejos.

En el álgebra booleana, ¿cuál es la expresión simplificada de A + A'?. a. c) 1. b. a) A. c. b) 0. d. d) A'.

Determinar la función lógica más reducida a través del siguiente mapa de Karnaugh. F=B+CD. jh.

DETERMINE LA EXPRESIÓN DE SALIDA CORRECTA. a.ABC¯¯¯¯¯¯¯¯¯¯¯+ABC¯¯¯¯+AB¯¯¯¯C. jhg.

De acuerdo a la siguiente configuración. ¿Cuál es la opción que mejor describe su funcionamiento?. a. Con la configuración en las entradas de 1 y 1 se fija la salida en el modo SET. b. El circuito funciona como un seguidor de datos, el valor que existe en la entrada se transmite a la salida. c. En cada pulso de reloj simulado por la señal enable los valores de salida irán conmutando. d. Con las entradas S=1 y R=1, el circuito entra en condición prohibida.

Denunciar Test
Chistes IA